1. 製品
  2. A/Dコンバータ(ADC)
  3. 高速A/Dコンバータ>10MSPS
  4. 標準の高速A/Dコンバータ
  5. AD9680


製品概要

機能と利点

  • 最大1.25GSPSのサンプルレートに対応するピン・コンパチブル・ファミリー
  • JESD204B(サブクラス1)にコード化されるシリアル・デジタル出力
  • 1GSPS(デフォルト設定)におけるチャンネル当たりのパワー:1.65W
  • SFDR=85dBFS@340MHz、80dBFS@1GHz
  • SNR=65.3dBFS@340MHz、(AIN=-1.0dBFS)、60.5dBFS@1GHz(AIN=-1.0dBFS)
  • ENOB=10.8ビット@10MHz
  • DNL誤差:±0.5LSB
  • INL誤差:±2.5LSB
  • ノイズ密度=-154dBFS/Hz@1GSPS
  • 動作電源電圧:1.25V、2.5Vまたは3.3V
  • ノーミッシング・コード保証
  • ADC用電圧リファレンスを内蔵
  • 柔軟な入力範囲
    • AD9680-1000/AD9680-820:1.46V p-p~1.94V p-p(公称1.70V p-p)
    • AD9680-500:1.46V p-p~2.06V p-p(公称2.06V p-p)
  • プログラマブル終端抵抗
    • 400Ω、200Ω、100Ω、50Ω差動
  • 入力可能なアナログ・フルパワー帯域:2GHz
  • チャンネル・アイソレーション/クロスト-ク:95dB
  • AGC導入に有効な振幅検出ビット
  • チャンネルあたり2つの広帯域デジタル・プロセッサを内蔵
    • 12ビットNCO、最大4段にカスケードされたハーフバンド・フィルタ
  • 差動クロック入力
  • 1、2、4、8の整数クロック分周
  • 柔軟なJESD204Bレーン構成
  • 小信号ディザ

製品概要

AD9680は、デュアル、14ビット、1.25GSPS/1GSPS/820MSPS/500MSPSのA/Dコンバータ(ADC)です。デバイスは、オンチップのバッファ回路とサンプル&ホールド回路を備えており、低消費電力、小型サイズおよび使い易く設計されています。このデバイスは、最大2GHzまでの広帯域幅アナログ信号をサンプリングするように設計されています。AD9680は、小型パッケージ内に、広い入力帯域幅、高サンプリング・レート、優れた直線性および低消費電力と最適化されています。

デュアルのADCコアは、マルチステージの差動パイプライン・アーキテクチャを採用し、出力誤差補正ロジックを内蔵しています。各ADCは、ユーザー選択可能な多様な入力範囲をサポートする広帯域幅入力となっています。リファレンス電圧を内蔵しているため設計が容易です。

アナログ入力とクロック信号は、差動の入力となっています。各ADCデータの出力は、2つのデジタル・ダウンコンバータ(DDC)に内部で、接続されています。各DDCは、5段にカスケードされた信号処理段で構成されています。:12ビットの周波数変換(NCO)と4つのハーフ・バンド・デシメーション・フィルタ。DDCはデフォルトでバイパスされます。

DDCブロックに加えて、AD9680は、通信用レシーバ内の自動ゲイン制御(AGC)機能を簡素化する幾つかの機能を備えています。プログラマブルなスレッショールド検出器を使うと、ADCの高速検出ビットを使って着信信号パワーをモニタすることができます。もし入力信号レベルがプログラマブルなスレッショールドを超えると、高速検出インジケータがハイ・レベルになります。このスレッショールド・インジケータの待ち時間は小さいため、迅速にシステム・ゲインを下げてADC入力で範囲外状態を回避することができます。

ユーザーは、DDC構成とレシーブ・ロジック・デバイスがアクセプト可能なレーン・レート次第で、サブクラス1 JESD204Bベースの高速シリアル出力は、1、2、4レーン配置のさまざまな構成にすることできます。複数個のデバイス同期は、SYSREF±とSYNCINB±入力ピンを通してサポートされています。

AD9680は柔軟なパワーダウン・オプションを備えており、必要に応じて大幅な省電力を可能にします。これら全ての機能は、1.8V~3.3Vの3線SPIを使ってプログラムすることができます。

AD9680は、64ピン鉛フリーLFCSPパッケージを採用し、-40℃~+85℃の工業用温度範囲にわたって仕様規定されています。この製品はUS特許によって保護されています。


製品のハイライト

  1. 広いフルパワー帯域幅は、最大2GHZまでの信号のIFサンプリングをサポートします。
  2. プログラマブル入力終端を持ったバッファ入力は、フィルタの設計と導入を簡素化します。
  3. 4つの内蔵された広帯域デシメーション・フィルタと数値制御発振(NCO)ブロックは、マルチバンド・レシーバをサポートします。
  4. 柔軟なシリアル・ポート・インターフェース(SPI)は、システムが必要とする仕様にミートするための、いろいろな製品の特性と機能を制御します。
  5. プログラマブルな高速オーバ・レンジ検出機能
  6. 9mm×9mmの64ピンLFCSPパッケージ

アプリケーション

  • 通信関連
  • ダイバーシティ・マルチバンド、マルチ・モード・デジタル・レシーバ:
    3G/4G、TD-SCDMA、W-CDMA、GSM、LTE
  • 汎用ソフトウェア無線
  • ウルトラ・ワイドバンド衛星用レシーバ
  • 計測機器
  • レーダ
  • 通信諜報(SIGINT)
  • DOCSIS 3.0 CMTSアップストリーム・レシーバ・パス
  • HFCデジタル・リバース・パス・レシーバ

製品ライフサイクル icon-recommended 新規設計にお薦めします

発売済みの製品です。データシートには、最終的な仕様と動作条件がすべて記載されています。新規の設計には、これらの製品の使用を推奨します。

評価キット (5)

参考資料

  • すべてを表示 (46)
  • サードパーティー・ソリューション (1)
  • データシート (1)
  • アプリケーション・ノート (1)
  • ユーザ・ガイド (1)
  • ウェブキャスト (2)
  • お知らせ (1)
  • 技術記事 (29)
  • FPGA Interoperability Reports (2)
  • ビデオ (1)
  • プレス・リリース (3)
  • 珍問/難問集 (4)
  • 技術記事

    ソフトウェア & システム

    評価用ソフトウェア

    JESD204 Interface Framework

    Integrated JESD204 software framework for rapid system-level development and optimization

    ツールおよびシミュレーション

    Virtual Eval(仮想評価、 ベータ版)

    Virtual Evalは、ADC、DAC、およびその応用製品評価を支援するウェブベースの設計ツールです。アナログ・デバイセズのサーバ上にあるモデルを使用して、重要な部品の性能特性をわずか数秒でシミュレートします。使用時は、入力トーンや外部ジッタなどの動作条件のほか、ゲインやデジタル・ダウンコンバージョンといったデバイス機能を設定してください。ノイズ、歪み、分解能、FFT、タイミング図、周波数応答プロット、その他さまざまな性能特性を確認することができます。

    VirtualEval

    設計ツール

    Companion Transport Layer RTL Code Generator Tool (Rev. 1.0)

    This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.

    JESD204x Frame Mapping Table Generator

    The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.

    Visual Analog

    VisualAnalog™は、高速ADCの選択や評価を行う設計者向けに、強力なシミュレーション/データ解析ツール・セットとユーザ・フレンドリなグラフィカル・インターフェースを組み合わせたソフトウェア・パッケージです。

    ADIsimRF

    アナログ・デバイセズのADIsimRF設計ツールは、カスケード・ゲインやノイズ指数、IP3、P1dB、総合消費電力などRFシグナル・チェーン内の最も重要なパラメータの計算を行います。

    おすすめ製品

    AD9680 コンパニオン製品

    推奨 Differential Driver Amplifiers

    • For a low output noise, RF differential amplifier for driving heavy loads: ADA4961.
    • For ultrahigh dynamic range, low distortion and low noise: ADL5565.

    推奨 Power Products

    • For a low dropout linear regulator,with adjustable output voltage settings: ADP1741.
    • For high performance, step-down switching regulators requiring high efficiency and design flexibility: ADP2164, ADP2384.

    推奨 Clock Distribution Device

    推奨 RF Amplifiers

    推奨 クロック生成デバイス

    設計リソース

    アナログ・デバイセズでは、最高レベルの品質と信頼性を備えた製品を提供することに最大の力を常に注いでいます。これを実現するため、製品およびプロセスの設計のあらゆる観点で品質と信頼性のチェックを行っています。そして、それは、製造工程においても同様です。アナログ・デバイセズは常に、出荷製品の「ゼロ・ディフェクト」を目指しています。詳細についてはアナログ・デバイセズの品質および信頼性プログラム/認定証をご覧ください。

    製品番号 材料宣誓書(MD) 信頼性データ ピン/パッケージ図 CADシンボル、フットプリント & 3Dモデル
    AD9680BCPZ-1000 材料宣誓書(MD) 信頼性データ 64-Lead LFCSP (9mm x 9mm w/ EP)
    AD9680BCPZ-1250 材料宣誓書(MD) 信頼性データ 64-Lead LFCSP (9mm x 9mm w/ EP)
    AD9680BCPZ-500 材料宣誓書(MD) 信頼性データ 64-Lead LFCSP (9mm x 9mm w/ EP)
    AD9680BCPZ-820 材料宣誓書(MD) 信頼性データ 64-Lead LFCSP (9mm x 9mm w/ EP)
    AD9680BCPZRL7-1000 材料宣誓書(MD) 信頼性データ 64-Lead LFCSP (9mm x 9mm w/ EP)
    AD9680BCPZRL7-1250 材料宣誓書(MD) 信頼性データ 64-Lead LFCSP (9mm x 9mm w/ EP)
    AD9680BCPZRL7-500 材料宣誓書(MD) 信頼性データ 64-Lead LFCSP (9mm x 9mm w/ EP)
    AD9680BCPZRL7-820 材料宣誓書(MD) 信頼性データ 64-Lead LFCSP (9mm x 9mm w/ EP)
    ウェハ・ファブリケーション・データ

    PCN-PDN情報

    以下ドロップダウンからモデルを選択しPCN/PDN通知に登録してください。過去の通知も参照できます。

    サンプル&購入


    ご注文に関するFAQ


    オンライン注文や支払い方法などに関する質問については、 ご注文に関するFAQをご覧ください。

     

    購入価格


    (**) 表示されている価格と価格範囲は、少量の注文に基づくものです。

     

    リスト価格


    (*)価格は1Ku当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店. または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

     

    リードタイム


    リードタイムに関する当社CCOからの最新のご案内をご確認ください。

     

    サンプル請求について


    上記の「サンプル注文」ボタンをクリックすると、サードパーティのADIサンプルサイトにリダイレクトされます。選択された部品は、ログイン後、当サイトのカートに引き継がれます。当サイトを利用したことがない場合は、新規にアカウントを作成してください。サンプルサイトに関するご質問は、 カスタマーサービスへお問合せ ください。

     

    モデル一覧の項目説明

     

     

     

    評価用ボード

    表示されている価格は、1個あたりの価格です。

    analog.comサイトから購入できるボードは、最大で2枚までとなります。3枚以上の購入をご希望の場合は、正規販売代理店からご購入ください。

    価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。