概览

优势和特点

  • 灵活、可重新配置的通用平台设计
    • 4个DAC和2个ADC(4D2A)
    • 支持单通道、双通道、四通道
    • 最大DAC/ADC采样速率高达12 GSPS/6 GSPS
      • DAC至ADC的采样速率比为1、2、3和4
      • ADC和DAC数据路径旁路选项
      • 模拟带宽高达8 GHz
      • 满量程输出电流范围,交流耦合:7 mA至40 mA
    • 片内PLL,支持多芯片同步
      • 外部RFCLK输入选项
  • 6 GSPS时的ADC交流性能
    • 满量程输入电压:1.475 V p-p
    • 满量程正弦波输入功率:4.4 dBm
    • 噪声密度:−153 dBFS/Hz
    • 噪声系数:25.3 dB
    • HD2:−65.2 dBFS(2.7 GHz)
    • HD3:−70.8 dBFS(2.7 GHz)
    • 最差其它谐波(不包括HD2和HD3):−68.5 dBFS(2.7 GHz)
  • DAC交流性能(3.7 GHz输出)
    • 双信号音IMD3(每种信号音−7 dBFS):−78.9 dBc
    • NSD,单音,fDAC = 12 GSPS: −155.1 dBc/Hz
    • SFDR,单音,fDAC = 12 GSPS: −70 dBc
  • 多种数字功能
    • 支持真正或复杂的数字数据(8位、12位、16位或24位)
    • 可选择的内插和抽选滤波器
    • 可配置的DDC和DUC
      • 8个精调复数DUC和4个粗调复数DUC
      • 8个精调复数DDC和4个粗调复数DDC
      • 每个DUC/DDC 48位NCO
      • 旁路精调和粗调DUC/DDC的选项
  • 可编程的192个抽头PFIR滤波器,用于实现接收均衡
    • 支持通过GPIO加载的4种不同的配置文件设置
  • 每条数据路径的可编程延迟
  • 接收AGC支持
    • 快速检测,低延迟,用于实现快速的AGC控制
    • 检测缓慢AGC控制的信号监测器
    • 专用的AGC支持引脚
  • 发送DPD支持
    • 微调DUC通道增益控制和延迟调节
    • DPD观测路径的粗调DDC延迟调节
  • 辅助功能
    • 快速跳频
    • 直接数字频率合成器(DDS)
    • 低延迟数字回送模式(ADC至DAC)
    • 具有可选分频比的ADC时钟驱动器
    • 功率放大器下游保护电路
    • 片内温度监控单元
    • 灵活的GPIOx引脚
    • TDD省电选项
  • SERDES JESD204B/JESD204C接口,16个通道高达16.22 Gbps
    • 每个DAC和ADC 8个通道
    • JESD204B兼容最大15.5 Gbps的通道速率
    • JESD204C兼容最大16.22 Gbps的通道速率
    • 样本和位重复模式,用于通道速率匹配
  • 总功耗:11.45 W(典型值)
  • 15 mm × 15 mm,324引脚BGA,0.8 mm间距

产品详情

混合信号前端(MxFE®) 是一款高度集成的器件,搭载16位、12 GSPS最大采样速率的RF数模转换器(DAC)内核,以及12位、6 GSPS采样速率的RF模数转换器(ADC)内核。AD9082支持4个发射器通道和2个接收器通道。AD9082非常适合需要使用宽带ADC和DAC来处理具有宽瞬时带宽的信号的应用。该器件具有16通道、16.22 Gbps JESD204C或15.5 Gbps JESD204B数据收发器端口、片内时钟倍频器和数字信号处理(DSP)功能,适合宽带或多频段直接至RF应用。AD9082还具有旁路模式,允许ADC和/或DAC内核的全宽带功能旁路DSP数据路径。此器件还具有低延迟回送和跳频模式,适用于相控阵雷达系统和电子战应用。

应用

  • 无线通信基础设施
  • 微波点对点、E频段和5G毫米波
  • 宽带通信系统
  • DOCSIS 3.1和4.0 CMTS
  • 相控阵雷达和电子战
  • 电子测试与测量系统

产品生命周期 icon-recommended 推荐新设计使用

本产品已上市。数据手册包含所有最终性能规格和工作条件。ADI公司推荐新设计使用这些产品。

评估套件 (3)

参考资料

  • 查看全部 (24)
  • 数据手册 (1)
  • 用户手册 (2)
  • 在线研讨会 (1)
  • 产品选型手册 (1)
  • FPGA 互操作性报告 (5)
  • 视频 (2)
  • 应用笔记 (1)
  • 设计笔记 (1)
  • 新闻 (2)
  • 技术文章 (8)
  • 技术文章

    软件代码及系统需求

    驱动/参考代码

    API Device Drivers

    Device Application Programming Interface (API) C code drivers provided as reference code that allows the user to quickly configure the product using high-level function calls. The library acts as an abstraction layer between the application and the hardware. The API is developed in C99 to ensure agnostic processor and operating system integration. Customers can port this application layer code to their embedded systems by integrating their platform-specific code base to the API HAL layer.

    To request this software package, go to the Software Request Form signed in with your MyAnalog account and under “Target Hardware” select “High Speed Data Converters” and choose the desired API product package. You will receive an email notification once the software is provided to you.

    工具及仿真模型

    S参数

    AD9081/AD9082/AD9986/AD9988 RFIO Models

    Keysight ADS workbook and s-parameter files for simulating the frequency response of the AD908x DAC, ADC, and CLK interfaces. See Application note AN-2065: Optimizing RF performance of the AD9081 and AD9082” for instructions on how to use the models.

    设计工具

    MxFE JESD204 Mode Selector Tool (Rev. F)

    The JESD204B/C Mode Selector Tool is a simple command line-based Windows executable that can be used to narrow down the number of JESD204x modes to only include those modes that support the user’s specific application use case. The tool guides the user through a use case description flow chart and gives the user a small list of applicable transmit and/or receive modes to choose from. This tool is applicable to the AD9081, AD9082, AD9177, AD9207, AD9209, AD9986, and AD9988.

    Companion Transport Layer RTL Code Generator Tool (Rev. 1.0)

    This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.

    JESD204x Frame Mapping Table Generator

    The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.

    ADIsimPLL™

    ADIsimPLL可以对ADI公司最新的高性能PLL产品进行快速、可靠的评估。它是目前最全面的PLL频率合成器设计和仿真工具,可实现所有对PLL性能有显著影响的重要非线性效应仿真。ADIsimPLL可以免去设计过程中的至少一项重复劳动,从而加快上市速度。

    配套产品推荐

    AD9082 配套产品

    推荐 使用的电源产品

    推荐 使用的RF放大器

    推荐 使用的VGA

    推荐 使用的时钟分配器件

    推荐 使用的时钟生成器件

    设计资源

    ADI始终把满足您可靠性水平的产品放在首要位置。我们通过在所有产品、工艺设计和制造过程中引入高质量和可靠性检查实践这一承诺。发运的产品实现“零缺陷”始终是我们的目标。

    PCN-PDN信息

    样片申请及购买

     

    订购常见问题解答

     

    有关在线订单、付款选项等问题的答案,请参阅我们的订购常见问题解答

     

    立即购买报价

     

    (**)显示的立即购买报价和报价范围基于少量订单。

     

    报价单

     

    (*)所列的千片报价单仅供预算参考,指美元报价(规定订量的单价,美国离岸价),如有修改,恕不另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。对于指定订量报价或交货报价,请联系当地的ADI授权代理商。对于评估板和套件的报价是指单片价格。

     

    交付周期


    请参见我们的首席客户官关于交付周期的最新沟通说明

     

    采样

     

    选择上方“样片”按钮将重定向至第三方ADI样片网站。登录后,所选部件将转移到您在此网站上的购物车。如果您之前从未使用过此网站,请创建一个新帐户。有关此样片网站的任何问题,请联系SampleSupport@analog.com


    价格表帮助

     

    购买评估板

    所示报价为单片价格

    以上评估板报价仅供人民币结算及大陆购买使用, ADI均提供正规发票,如需美金结算及其他地区购买请直接跳转至英文页面进行购买。