概览
优势和特点
- 灵活的可重新配置无线电通用平台设计
- 高达 1.2 GHz/2.4 GHz 的发射/接收通道带宽 (4T2R)
- RFDAC/RFADC 射频频率范围高达 7.5 GHz
- 具有多芯片同步功能的片内 PLL
- 外部 RFCLK 输入选项
- 多种数字特性
- 可配置数字升频/降频转换 (DDC 和 DUC)
- 8 个细调复数 DUC 和 4 个粗调复数 DUC
- 8 个细调复数 DDC 和 4 个粗调复数 DDC,2 个独立
- 每个 DUC/DDC 48 位 NCO
- 可编程 192 抽头 PFIR 滤波器,用于接收均衡
- 支持通过 GPIO 加载的 4 种不同的配置文件设置
- 接收 AGC 支持
- 用于快速 AGC 控制,具有低延迟的快速检测
- 用于缓慢 AGC 控制的信号监控器
- 专用 AGC 支持引脚
- 发射 DPD 支持
- 每个发送数据路径的可编程延迟和增益
- DPD 观察路径的粗调 DDC 延迟调整
- 可配置数字升频/降频转换 (DDC 和 DUC)
- 辅助特性
- 功率放大器下游保护电路
- 片内温度监控单元
- 支持不同用户配置的可编程 GPIO 引脚
- 具有可选分频比的 ADC 时钟驱动器
- TDD 省电选项和共享 ADC
- SERDES JESD204B/JESD204C 接口,16 个通道,速率高达 24.75 Gbps
- 每个 DAC 和 ADC 8 个通道
- 与最大 15.5 Gbps 的通道速率兼容的 JESD204B
- 与最大 24.75 Gbps 的通道速率兼容的 JESD204C
- 支持实数或复数数字数据(8、12、16 或 24 位)
- 15毫米××15毫米、324 球 BGA,间距 0.8 毫米
产品详情
AD9986是一款高度集成的器件,搭载16位、12 GSPS最大采样速率的RF数模转换器(DAC)内核,以及12位、6 GSPS采样速率的RF模数转换器(ADC)内核。AD9986支持四个发射器通道和两个接收器通道,采用四个发射器、两个接收器(4T2R)配置。AD9986非常适合数字预失真观测接收器路径需要宽带宽的2天线和4天线发射器应用。AD9986在单通道模式下支持高达6 GSPS的复数发送和接收数据速率。发送和接收路径支持的最大无线电信道带宽分别为1.2 GHz和2.4 GHz (4T2R)。AD9986具有16通道24.75 Gbps JESD204C或15.5 Gbps JESD204B串行数据端口、片内时钟倍频器和数字信号处理功能,适合多频段直接至RF射频应用。
应用
- 无线通信基础设施
- W-CDMA、LTE、LTE-A、大规模MIMO
- 微波点对点、E频段和5G毫米波
- 宽带通信系统
- DOCSIS 3.1和4.0 CMTS
- 通信测试与测量系统
产品生命周期
推荐新设计使用
本产品已上市。数据手册包含所有最终性能规格和工作条件。ADI公司推荐新设计使用这些产品。
评估套件 (2)
参考资料
-
RF、微波和毫米波IC选型指南7/13/2018
-
Intel AN-976 (AD9081/AD9082 Tx Path JESD204C Interoperability with Agilex)2/22/2023
-
Intel AN-960 (AD9081/AD9082 Rx Path JESD204C Interoperability with Agilex)2/22/2023
-
Intel AN-949 (AD9081/AD9082 Tx Path JESD204C Interoperability with Stratix 10)7/27/2021
-
Intel AN-927 (AD9081/AD9082 Rx Path JESD204C Interoperability with Stratix 10)10/14/2020
-
Intel AN-916 (AD9081/AD9082 JESD204C Interoperability with Stratix 10)6/22/2020
-
AN-2065:优化AD9081和AD9082的射频性能7/8/2022
软件代码及系统需求
驱动/参考代码
API Device Drivers
Device Application Programming Interface (API) C code drivers provided as reference code that allows the user to quickly configure the product using high-level function calls. The library acts as an abstraction layer between the application and the hardware. The API is developed in C99 to ensure agnostic processor and operating system integration. Customers can port this application layer code to their embedded systems by integrating their platform-specific code base to the API HAL layer.
To request this software package, go to the Software Request Form signed in with your MyAnalog account and under “Target Hardware” select “High Speed Data Converters” and choose the desired API product package. You will receive an email notification once the software is provided to you.
工具及仿真模型
S参数
Keysight ADS workbook and s-parameter files for simulating the frequency response of the AD908x DAC, ADC, and CLK interfaces. See Application note AN-2065: Optimizing RF performance of the AD9081 and AD9082” for instructions on how to use the models.
设计工具
These command line executable tool generates a Verilog module which implements the JESD204 transmitter transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
The JESD204B/C Mode Selector Tool is a simple command line-based Windows executable that can be used to narrow down the number of JESD204x modes to only include those modes that support the user’s specific application use case. The tool guides the user through a use case description flow chart and gives the user a small list of applicable transmit and/or receive modes to choose from. This tool is applicable to the AD9081, AD9082, AD9177, AD9207, AD9209, AD9986, and AD9988.
This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
ADIsimPLL可以对ADI公司最新的高性能PLL产品进行快速、可靠的评估。它是目前最全面的PLL频率合成器设计和仿真工具,可实现所有对PLL性能有显著影响的重要非线性效应仿真。ADIsimPLL可以免去设计过程中的至少一项重复劳动,从而加快上市速度。
配套产品推荐
AD9986 配套产品
设计资源
ADI始终把满足您可靠性水平的产品放在首要位置。我们通过在所有产品、工艺设计和制造过程中引入高质量和可靠性检查实践这一承诺。发运的产品实现“零缺陷”始终是我们的目标。
Part Number | Material Declaration | Reliability Data | Pin/Package Drawing | CAD Symbols, Footprints & 3D Models |
---|---|---|---|---|
AD9986BBPZ-4D2AC | 材料声明 | 质量和可靠性 | 324-Ball BGA_ED (15mm x 15mm x 1.58mm) | |
AD9986BBPZRL-4D2AC | 材料声明 | 质量和可靠性 | 324-Ball BGA_ED (15mm x 15mm x 1.58mm) | |
Wafer Fabrication Data |
样片申请及购买
订购常见问题解答
有关在线订单、付款选项等问题的答案,请参阅我们的订购常见问题解答。
立即购买报价
(**)显示的立即购买报价和报价范围基于少量订单。
报价单
(*)所列的千片报价单仅供预算参考,指美元报价(规定订量的单价,美国离岸价),如有修改,恕不另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。对于指定订量报价或交货报价,请联系当地的ADI授权代理商。对于评估板和套件的报价是指单片价格。
交付周期
请参见我们的首席客户官关于交付周期的最新沟通说明。
采样
选择上方“样片”按钮将重定向至第三方ADI样片网站。登录后,所选部件将转移到您在此网站上的购物车。如果您之前从未使用过此网站,请创建一个新帐户。有关此样片网站的任何问题,请联系SampleSupport@analog.com。
购买评估板
所示报价为单片价格
以上评估板报价仅供人民币结算及大陆购买使用, ADI均提供正规发票,如需美金结算及其他地区购买请直接跳转至英文页面进行购买。