不是您想寻找的产品?
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
特性
- 可调模拟输出:8.7 mA至31.7 mA,RL = 25 Ω至 50 Ω
- 低功耗、精密复数NCO允许载波位于DAC带宽内的任意位置,而功耗增加小于300 mW
- 辅助DAC提供I与Q增益匹配和失调控制
- 包含可编程I与Q相位补偿
- 内部数字上变频功能
- 多芯片同步接口
- 高性能、低噪声锁相环(PLL)时钟乘法器
- 数字反sinc滤波器
- 100引脚、裸露焊盘TQFP封装
产品特色
- 利用低噪声与交调失真(IMD)特性,从基带到高中频的宽带信号可以实现高质量合成。
- 专有的DAC输出开关技术可增强动态性能。
- CMOS数据输入接口,具有可调的建立与保持功能。
- 低功耗复数32位数控振荡器(NCO)。
应用
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
AD9785
文档
筛查
1 应用
数据手册
2
用户手册
1
WIKI
产品技术资料帮助
ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。
参考资料
数据手册 1
用户手册 1
应用笔记 1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD9785BSVZ | 100-Lead TQFP (14mm x 14mm w/ EP) |
|
|
AD9785BSVZRL | 100-Lead TQFP (14mm x 14mm w/ EP) |
|
- AD9785BSVZ
- 引脚/封装图-中文版
- 100-Lead TQFP (14mm x 14mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9785BSVZRL
- 引脚/封装图-中文版
- 100-Lead TQFP (14mm x 14mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
根据型号筛选
产品型号
产品生命周期
PCN
3月 7, 2012
- 11_0074
Addition of ASE, Shanghai as an Alternative Assembly Source for Select LQFP and TQFP-EP Packages
AD9785BSVZ
量产
AD9785BSVZRL
量产
6月 16, 2009
- 09_0027
Conversion to Laser Mark for the LQFP Packages (Single Grades)
AD9785BSVZ
量产
AD9785BSVZRL
量产
根据型号筛选
产品型号
产品生命周期
PCN
3月 7, 2012
- 11_0074
Addition of ASE, Shanghai as an Alternative Assembly Source for Select LQFP and TQFP-EP Packages
AD9785BSVZ
量产
AD9785BSVZRL
量产
6月 16, 2009
- 09_0027
Conversion to Laser Mark for the LQFP Packages (Single Grades)
软件和型号相关生态系统
FPGA/HDL
正在寻找评估软件?您可以在这里找到
部分模型 | 产品周期 | 描述 | ||
---|---|---|---|---|
I/Q调制器 11 |
||||
过期 |
400 MHz至1250 MHz正交调制器,集成750 MHz至1150 MHz小数N分频PLL和VCO |
|||
量产 |
140 MHz 至1000 MHz 正交调制器 |
|||
量产 |
2.5 GHz 直接变频正交调制器 |
|||
量产 |
300 MHz 至1000 MHz 正交调制器 |
|||
推荐新设计使用 |
500 MHz 至 1500 MHz 正交调制器 |
|||
量产 |
1500 MHz 至2500 MHz 正交调制器 |
|||
量产 |
2300 MHz 至3000 MHz 正交调制器 |
|||
过期 |
3000 MHz 至4000 MHz 正交调制器 |
|||
量产 |
400 MHz 至6 GHz 宽带正交调制器 |
|||
量产 |
700 MHz 至2.7 GHz 直接上变频正交调制器 |
|||
过期 |
50 MHz ~2200 MHz 正交调制器,集成检波器与可变电压衰减器(VVA) |
|||
低噪声运算放大器(≤ 10nV/√Hz)1 |
||||
推荐新设计使用 |
1 NV/√HZ、低功耗、轨到轨输出放大器 |
|||
高压运算放大器≥12V1 |
||||
量产 |
单位增益稳定、超低失真、1 nV/√Hz电压噪声、高速运算放大器 |
|||
集成LO的I/Q解调器1 |
||||
推荐新设计使用 |
30 MHz 至2,200 MHz 正交调制器 |
|||
集成LO的IQ调制器3 |
||||
过期 |
1200MHz至2400 MHz正交调制器,采用1550MHz至2150 MHz小数N分频PLL和集成式VCO |
|||
过期 |
1,550 MHz至2,650 MHz正交调制器,集成2,100 MHz至2,600 MHz小数N分频PLL和VCO |
|||
过期 |
2050MHz至3000 MHz正交调制器,采用2500MHz至2900MHz小数N分频PLL和集成式VCO |
|||
精密运算放大器 (Vos<1mV且TCVos<2uV/C)1 |
||||
量产 |
低噪声、高速放大器,用于16 Bit系统 |
|||
时钟产生器件3 |
||||
推荐新设计使用 |
1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,8路输出 |
|||
推荐新设计使用 |
1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,5路输出 |
|||
推荐新设计使用 |
1.2 GHz时钟分配IC、2路1.6 GHz输入、分频器、延迟调整、5路输出 |
|||
时钟分配器件3 |
||||
推荐新设计使用 |
800 MHz时钟分配IC,分频器,延迟调整,三路输出 |
|||
推荐新设计使用 |
1.6 GHz时钟分配IC、分频器、延迟调整、3路输出 |
|||
推荐新设计使用 |
1.6 GHz时钟分配IC,分频器,延迟调整,两路输出 |
Run this executable to install ACE on your computer for product evaluation.
找不到您所需的软件或驱动?
申请驱动/软件评估套件 2
SDP-H1
高速控制器板
产品详情
SDP-H1是系统演示平台(SDP)的高速控制器板。SDP-H1包含一个Xilinx® Spartan 6和ADSP-BF527处理器,通过一个USB 2.0高速端口与PC相连。借助控制器板,可以配置和捕获通过USB连接的PC子板上的数据。
SDP-H1具有一个FMC低引脚数( LPC)连接器与四个全差分LVDS相连,并且支持单端LVCMOS。该器件还包含120引脚连接器,位于SDP-B上,板上还有裸露的Blackfin处理器外设。该连接器提供可配置的串行、并行I2C和SPI以及GPIO通信线路,用于连接子板。用于控制随附子板的PC端应用软件随子板评估板子产品或Circuits from the Lab参考电路提供。
系统演示平台由一系列控制器板、转接板和子板构成,为评估ADI器件和基准电压源电路提供了一种简单易用、低成本的解决方案。有关整个平台的概述,请访问系统演示平台主页:www.analog.com/sdp
查看需要SDP-B的兼容产品评估板和参考电路板的完整列表。所有SDP-S兼容子板均可与SDP-B一同使用。
资料
WIKI
WIKI
EVAL-AD9785
AD9785 评估板
产品详情