AD9177
推荐新设计使用具有宽带信道选择器的四路、16 位、12 GSPS RF DAC
- 产品模型
- 2
产品详情
- 灵活的可重新配置通用平台设计
- 4 个 DAC 内核连接到各种 DSP 和旁路数据路径
- 支持单频段、双频段和多频段
- 数据路径和 DSP 模块可完全绕过
- 具有多芯片同步功能的片内 PLL
- 片外 PLL 的外部 RFLK 输入选项
- 最大 DAC 采样率高达 12 GSPS
- 使用 JESD204C 的最大数据速率高达 12 GSPS
- 可用的模拟带宽高达 8 GHz
- 12 GSPS 时的 DAC 交流性能
- 满量程输出电流范围:6.43 mA 至 37.75 mA
- 双信号音 IMD3(每个音调 −7 dBFS):−78.9 dBc
- 3.7 GHz 时,NSD,单信号音:−155.1 dBc/Hz
- 3.7 GHz 时,SFDR,单信号音:−70 dBc
- 多种数字特性
- 可选的插值滤波器
- 可配置或可旁路的 DUC
- 8 个细调复数 DUC 和 4 个粗调复数 DUC
- 每个 DUC/DDC 48 位
- 可选择旁路细调和粗调 DUC
- 每个数据路径的可编程延迟
- 发射 DPD 支持
- 细调 DUC 通道增益控制和延迟调整
- 辅助特性
- 直接数字合成和快速跳频
- 低延迟环回模式(接收数据路径 NCO 输出可以路由到发送数据路径)
- 功率放大器下游保护电路
- 片内温度监控单元
- 灵活的 GPIO 引脚
- TDD 节能选项
- SERDES JESD204B/JESD204C 接口
- 8 通道 JESD204B/C 接收器 (JRx)
- JESD204B 与最大 15.5 Gbps 的通道速率兼容
- JESD204C 与最大 24.75 Gbps 的通道速率兼容
- 支持实数或复数数字数据(8、12、16 或 24 位)
- 15毫米×15毫米、324 球 BGA,间距 0.8 毫米
AD9177 是一款高度集成的套件,具有四个 16 位、12 GSPS 最大采样率、RF 数模转换器 (DAC) 内核,支持多达八个基带通道。该套件非常适合需要宽带 DAC 来处理宽瞬时带宽信号的应用。该套件具有 8 通道、24.75 Gbps JESD204C 或 15.5 Gbps JESD204B 数据接收器 (JRx) 端口、片内时钟乘法器和数字信号处理 (DSP) 数据通路,能够处理宽带或多频带的复杂信号,直接到射频应用、相控阵雷达系统和电子战应用。可以绕过 DSP 数据路径以允许数据接收器端口和 DAC 内核之间的直接连接。
对于直接数字频率合成器 (DDS) 应用,AD9177 可以在没有数据接收器端口的情况下运行,以生成多个不同频率的正弦波信号音。四个过程数字上变频器 (DUC) 中,每个的主要数控振荡器 (NCO) 模块都包含一个 48 位 NCO 和一组 31 个 32 位 NCO,每个 NCO 都有一个独立的相位累加器。类似地,每个过程中的主 NCO 模块和接收数据路径中的精细数字下变频器 (DDC) 包含一组 16 个 48 位 NCO,它们可以循环到发送数据路径中,以便在过程 DUC 和 DAC 输出之前进行处理。结合用于跳频的通用输入/输出 (GPIO) 控制、可预配置的配置文件选择以及使用 SYSREF 输入端口将 NCO 同步到通用触发器的能力,该组允许在多个套件同步或在操作期间连续调整 NCO 频率的应用中的相位相干快速跳频 (FFH)。
应用
- 无线通信基础设施
- 微波点对点、E 频段和 5G 毫米波
- 宽带通信系统
- DOCSIS 3.1 和 4.0 CMTS
- 相控阵雷达与电子战
- 电子测试和测量系统
参考资料
数据手册 1
用户手册 1
应用笔记 1
设计笔记 1
技术文章 3
FPGA 互操作性报告 1
器件驱动器 1
模拟对话 2
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD9177BBPZ | 324-Ball BGA_ED (15mm x 15mm x 1.58mm) | ||
AD9177BBPZRL | 324-Ball BGA_ED (15mm x 15mm x 1.58mm) |
这是最新版本的数据手册
软件资源
器件驱动器 1
Evaluation Software 1
JESD204x Frame Mapping Table Generator
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
找不到您所需的软件或驱动?
硬件生态系统
部分模型 | 产品周期 | 描述 |
---|---|---|
µModule降压稳压器 1 | ||
LTM8053 | 推荐新设计使用 | 40VIN、3.5A/6A 降压型超低噪声开关稳压器 μModule 稳压器 |
超低噪声稳压器 1 | ||
LTM8063 | 推荐新设计使用 | 40VIN、2A Silent Switcher µModule 稳压器 |
多个输出降压调节器 3 | ||
LTM4633 | 推荐新设计使用 | 三输出 10A 降压型 DC/DC μModule 稳压器 |
LTM4644 LTM4644-1 |
具有可配置4A输出阵列的四通道DC/DC μModule(电源模块)稳压器 |
LTM4616 | 推荐新设计使用 | 每通道 8A 输出的双通道、低 VIN DC/DC µModule 稳压器 |
集成VCO的锁相环 1 | ||
ADF4377 | 推荐新设计使用 | 带集成 VCO 的微波宽带频率合成器 |
时钟产生器件 2 | ||
LTC6952 | 最后购买期限 | 具有 11 个输出并支持 JESD204B / JESD204C 协议的超低抖动、4.5GHz PLL |
HMC7044 | 推荐新设计使用 | 带JESD204B接口的高性能、3.2 GHz、14路输出抖动衰减器 |
时钟分配器件 3 | ||
HMC7043 | 推荐新设计使用 |
高性能、3.2 GHz、14输出扇出缓冲器 |
LTC6953 | 最后购买期限 | 具有 11 个输出并支持 JESD204B/JESD204C 协议的超低抖动、4.5GHz 时钟分配器 |
LTC6955 | 最后购买期限 | 超低抖动 7.5GHz 11 输出扇出缓冲器系列 |
正线性稳压器(LDO) 4 | ||
ADP1765 | 推荐新设计使用 | 5 A、低VIN、低噪声、CMOS线性稳压器 |
ADP7158 | 推荐新设计使用 |
2 A、超低噪声、高PSRR、固定输出、RF线性稳压器 |
ADM7172 | 推荐新设计使用 |
6.5 V、2 A、超低噪声、高 PSRR、快速瞬态响应 CMOS LDO |
ADM7150 | 推荐新设计使用 | 800 mA、超低噪声/高 PSRR LDO |
工具及仿真模型
ADIsimPLL™
ADIsimPLL可以对ADI公司最新的高性能PLL产品进行快速、可靠的评估。它是目前最全面的PLL频率合成器设计和仿真工具,可实现所有对PLL性能有显著影响的重要非线性效应仿真。ADIsimPLL可以免去设计过程中的至少一项重复劳动,从而加快上市速度。
打开工具MxFE JESD204 Mode Selector Tool
The JESD204B/C Mode Selector Tool is a simple command line-based Windows executable that can be used to narrow down the number of JESD204x modes to only include those modes that support the user’s specific application use case. The tool guides the user through a use case description flow chart and gives the user a small list of applicable transmit and/or receive modes to choose from. This tool is applicable to the AD9081, AD9082, AD9177, AD9207, AD9209, AD9986, and AD9988.
打开工具DAC Companion Transport Layer RTL Code Generator
These command line executable tool generates a Verilog module which implements the JESD204 transmitter transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
打开工具S-参数 2
AD9177 AMI Model
打开工具热模型 1
High Speed Converter Toolbox for MATLAB
打开工具评估套件
最新评论
需要发起讨论吗? 没有关于 ad9177的相关讨论?是否需要发起讨论?
在EngineerZone®上发起讨论