Добавить в Мастер Структурных Схем

AD6643:  Сдвоенный приемник ПЧ

Информация о продукте

Статус продукта:Рекомендовано для новых разработок

AD6643 – 11-разрядный сдвоенный приемник промежуточной частоты (ПЧ) с частотой дискретизации 250 MSPS, разработанный для использования в многоэлементных антенных системах в области телекоммуникаций, где требуются расширенный динамический диапазон, низкое энергопотребление и небольшие габариты.

Устройство состоит из двух высокопроизводительных АЦП и реквантизатора-формирователя спектра шума (NSR). Каждый АЦП построен на многокаскадной дифференциальной конвейерной архитектуре со встроенной логикой коррекции ошибок в выходном коде. АЦП обладает широкополосной схемой выборки на переключаемых конденсаторах, расположенной в первом каскаде дифференциального конвейера. Внутренний источник опорного напряжения упрощает разработку. Стабилизатор коэффициента заполнения компенсирует отклонения в коэффициенте заполнения тактового сигнала АЦП, позволяя преобразователю поддерживать превосходные характеристики.

Выход каждого канала АЦП подключен к блоку NSR. Интегрированная схема NSR позволяет улучшить отношение сигнал/шум (SNR) в ограниченной полосе частот внутри полосы Найквиста. Устройство поддерживает два режима вывода данных, которые выбираются либо с помощью внешнего вывода MODE, либо через SPI.

При включении функции NSR сигнал с выхода АЦП обрабатывается так, чтобы AD6643 обеспечивал повышение SNR в ограниченном диапазоне полосы Найквиста, одновременно обеспечивая разрешение на выходе в 11 разрядов. Блок NSR может программироваться на полосы частот, равные 22% и 33% частоты дискретизации. Например, при частоте дискретизации 185 MSPS, SNR равно 75,5 dBFS в полосе 40 МГц в режиме 22% и 73,7 dBFS в полосе 60 МГц в режиме 33%.

При отключенной функции NSR данные АЦП подаются непосредственно на выход с разрешением в 11 разрядов. При работе в этом режиме SNR может достигать 66,5 dBFS во всей полосе Найквиста. Это позволяет использовать AD6643 для решения различных задач в системах связи, например, при построении приемных трактов цифровых устройств внесения предыскажений в широкой рабочей полосе.

После цифровой обработки мультиплексированные выходные данные направляются на два 11-разрядных порта, поддерживающих максимальную пропускную способность 500 Мбит/с в режиме DDR. Порты работают с логическими сигналами формата LVDS 1,8 В и поддерживают уровни стандарта ANSI-644.

Приемник AD6643 оцифровывает широкий спектр ПЧ. Каждый приемник предназначен для синхронного приема сигналов с отдельной антенны. Такая архитектура дискретизации ПЧ значительно снижает стоимость компонентов и сложность системы по сравнению с традиционными аналоговыми способами или цифровыми решениями с меньшей степенью интеграции.

Гибкая система энергосбережения позволяет значительно уменьшить энергопотребление. Настройка и управление устройством осуществляется с помощью SPI интерфейса с многочисленными режимами для проведения тестирования системы на уровне платы.

ОБЛАСТИ ПРИМЕНЕНИЯ
  • Системы связи
  • Радиосвязь с разнесенными антеннами и MIMO системы
  • Многорежимные цифровые приемники (3G)
    - WCDMA, LTE, CDMA2000
    - WiMAX, TD-SCDMA
  • Системы квадратурной (I/Q) демодуляции
  • Универсальные программно-определяемые радиосистемы

ОСОБЕННОСТИ ПРОДУКТА

  1. Два АЦП в 64-выводном корпусе LFCSP 9 мм × 9 мм × 0,85 мм
  2. Функция NSR увеличивает SNR в ограниченной полосе до 60 МГц при 185 MSPS
  3. Интерфейс LVDS поддерживает работу с недорогими семействами FPGA
  4. Работа от источника питания 1,8 В
  5. Стандартный порт SPI позволяет программировать различные функции и параметры продукта, такие как форматирование данных, NSR, энергосбережение, режимы тестирования, источник опорного напряжения
  6. Встроенный целочисленный делитель тактовой частоты от 1 до 8 и функция многокристальной синхронизации может использоваться для расширения возможных вариантов тактовой синхронизации и построения многоканальных подсистем

ОСОБЕННОСТИ И ПРЕИМУЩЕСТВА

  • 11-разрядные данные с частотой 250 MSPS в каждом канале
  • Характеристики при включенном режиме NSR
    - SNR: 74,5 dBFS в полосе 55 МГц при 90 МГц и 250 MSPS
    - SNR: 72,0 dBFS в полосе 82 МГц при 90 МГц и 250 MSPS
  • Характеристики при выключенном режиме NSR
    - SNR: 66,2 dBFS при до 90 МГц и 250 MSPS
    - SFDR: 85 dBc при до 185 МГц и 250 MSPS
  • Полное энергопотребление:
    535 мВт при 200 MSPS
  • Аналоговое питание 1,8 В
  • Порт вывода LVDS 1,8 В (уровни ANSI-644)
  • Целочисленный делитель тактовой частоты от 1 до 8
    (максимальная частота по входу – 625 МГц)
  • Внутренний источник опорного напряжения АЦП
  • Другие особенности см. в техническом описании

Функциональная блок-схема AD6643

Доступность образцов

Данный компонент запущен в производство. Пожалуйста, обратитесь в High Speed Converters Development Group (группу разработки быстродействующих преобразователей) для получения сведений о доступности образцов и дополнительной технической информации.

Документация

Наименование Тип контента Тип файлов
AD6643: Dual IF Receiver Datasheet (Rev C, 11/2012) (pdf, 1342 kB) Технические описания PDF
AN-1142: Методы проектирования топологии печатных плат с быстродействующими АЦП  (pdf, 392 kB) Статьи по применению PDF
AN-1142: Techniques for High Speed ADC PCB Layout  (pdf, 392 kB) Статьи по применению PDF
AN-935: Designing an ADC Transformer-Coupled Front End  (pdf, 363 kB) Статьи по применению PDF
AN-905: VisualAnalog Converter Evaluation Tool Version 1.0 User Manual  (pdf, 2124 kB) Статьи по применению PDF
AN-878: High Speed ADC SPI Control Software  (pdf, 585 kB) Статьи по применению PDF
AN-877: Interfacing to High Speed ADCs via SPI  (pdf, 1594 kB) Статьи по применению PDF
AN-851: A WiMax Double Downconversion IF Sampling Receiver Design  (pdf, 262 kB) Статьи по применению PDF
AN-835: Тестирование и оценивание быстродействующих АЦП  (pdf, 985 kB) Статьи по применению PDF
AN-835: Understanding High Speed ADC Testing and Evaluation  (pdf, 985 kB) Статьи по применению PDF
AN-827: Резонансный подход к организации интерфейса между усилителями и АЦП на переключаемых конденсаторах  (pdf, 203 kB) Статьи по применению PDF
AN-827: A Resonant Approach to Interfacing Amplifiers to Switched-Capacitor ADCs  (pdf, 203 kB) Статьи по применению PDF
AN-812:  MicroController-Based Serial Port Interface (SPI) Boot Circuit (pdf, 452,449 bytes)  (pdf, 441 kB)
This application note describes the operation of a general-purpose, microcontroller-based Serial Port Interface (SPI) boot circuit.
Статьи по применению PDF
AN-808: Возможность практической реализации систем CDMA2000 с многими несущими  (pdf, 1535 kB)
The goal of this application note is to determine the feasibility of implementing a multicarrier CDMA2000 transceiver and what the major subsystem performances must be.
Статьи по применению PDF
AN-808: Multicarrier CDMA2000 Feasibility  (pdf, 1535 kB)
The goal of this application note is to determine the feasibility of implementing a multicarrier CDMA2000 transceiver and what the major subsystem performances must be.
Статьи по применению PDF
AN-807: Возможность практической реализации систем WCDMA с многими несущими  (pdf, 969 kB) Статьи по применению PDF
AN-807: Multicarrier WCDMA Feasibility  (pdf, 969 kB) Статьи по применению PDF
AN-756: Дискретные системы и влияние фазового шума и дрожания фазы тактового сигнала  (pdf, 291 kB) Статьи по применению PDF
AN-756: Sampled Systems and the Effects of Clock Phase Noise and Jitter  (pdf, 291 kB) Статьи по применению PDF
AN-742: Frequency Domain Response of Switched-Capacitor ADCs  (pdf, 401 kB) Статьи по применению PDF
AN-741: Little Known Characteristics of Phase Noise  (pdf, 1679 kB) Статьи по применению PDF
AN-737: Моделирование АЦП при помощи ADIsimADC  (pdf, 373 kB) Статьи по применению PDF
AN-737: How ADIsimADC Models an ADC  (pdf, 373 kB) Статьи по применению PDF
AN-715: A First Approach to IBIS Models: What They Are and How They Are Generated  (pdf, 370 kB) Статьи по применению PDF
AN-586: LVDS Outputs for High Speed A/D Converters  (pdf, 207 kB)
High Speed ADCs Uses LVDS (Low-Voltage Differential Signaling) to Minimize Performance Limitations In ADC Applications When Providing High Speed Data Output
Статьи по применению PDF
AN-501: Влияние неопределенности апертуры на показатели систем с АЦП  (pdf, 227 kB)
A Key Concern in IF Sampling is that of Aperture Uncertainty (Jitter)
Статьи по применению PDF
AN-501: Aperture Uncertainty and ADC System Performance  (pdf, 227 kB)
A Key Concern in IF Sampling is that of Aperture Uncertainty (Jitter)
Статьи по применению PDF
AN-345: Grounding for Low-and-High-Frequency Circuits  (pdf, 455 kB)
Know Your Ground and Signal Paths for Effective Designs. Current Flow Seeks Path of Least Impedance-Not Just Resistance....
Статьи по применению PDF
AN-282: Fundamentals of Sampled Data Systems  (pdf, 2131 kB) Статьи по применению PDF
UG-293: Evaluating the AD9643/AD9613/AD6649/AD6643 Analog-to-Digital Converters  (pdf, 2740 kB) Руководства пользователей PDF
Словарь терминов Глоссарий HTML

Средства разработки, программные модели, драйверы и ПО

Наименование Тип контента Тип файлов
ADIsimADC
ADIsimADC is Analog Devices' Analog-to-Digital Behavioral Model that accurately models the typical performance characteristics of many of our High Speed Converters. The model faithfully reproduces the errors associated with both static and dynamic features such as AC linearity, clock jitter, and many other product specific anomalies.
ADIsim Design/Simulation Tools HTML
AD6643 IBIS Model Модели IBIS HTML

Оценочные наборы, обозначения компонентов и шаблоны посадочных мест на ПП

Оценочные платы и наборыОзнакомьтесь с документацией и условиями покупки

Обозначения и посадочные места— Analog Devices предлагает библиотеки компонентов, совместимые с широким спектром современных САПР.

Рекомендации по выбору продуктов и типовые проекты

Сопутствующие компоненты

Рекомендуемые сопутствующие компоненты


Рекомендуемые усилители-драйверы для AD6643
  • Для дифференциальных сигналов ВЧ/ПЧ рекомендуется усилитель со сверхмалыми искажениями ADL5562.
  • Для входов связанных по постоянному току рекомендуется ADA4927-2 или ADA4938-2.
  • Для систем цифровой связи в качестве усилителя с программируемым коэффициентом усиления с полностью дифференциальными входами и выходами рекомендуется ADL5202 или AD8376.
Рекомендуемые формирователи тактовых импульсов для AD6643
  • Для достижения малого дрожания фазы рекомендуется AD9510, AD9511, AD9512, AD9513, AD9514, AD9515, или один из семейства формирователей тактовых импульсов с многоканальным выходом AD9516-0 или AD9517-0.
  • Для достижения малого дрожания фазы и необходимости интегрированного ГУН рекомендуется один из семейства формирователей с переменной частотой ГУН AD9520-0 или AD9522-0.

  • Для достижения малого дрожания фазы совместно с встроенными ФАПЧ и ГУН рекомендуются AD9523, AD9523-1 или AD9524.
Рекомендуемые решения для подсистемы питания
  • Для выбора стабилизаторов напряжения используйте ADIsimPower.

Были ли эти рекомендации полезны?

SampleОбразцы / Покупка

Цены, исполнение ИМС, наличие на складе

Помощь

Приведенные цены действительны в США и указаны только для примерного бюджетного рассчета. Цены указаны в долларах США (за штуку в указанном размере партии) и могут быть изменены. Цены в других регионах могут отличаться в зависимости от местных пошлин, налогов, сборов и курсов валют. Для уточнения стоимости обращайтесь в местные офисы продаж Analog Devices, или к официальным дистрибьюторам. Цены на оценочные платы и наборы указаны за штуку независимо от количества.

Модели Описание Цена Без использования свинца PCN/PDN Проверка наличия/
Покупка/Запрос образца
AD6643-200EBZ Статус: Prodn Evaluation Board $ 300,00 Да -

Цены указаны за одну штуку, в долларах США, на условиях ФОБ. Являются рекомендованными розничными ценами в США, приведены только для примерного расчета и могут меняться. Международные цены могут отличаться на величину местных пошлин, налогов, сборов и курсов валют.

Проверка наличия и приобретение

Просмотр списка дистрибьюторов и офисов продаж
沪ICP备09046653号
Review this Product X
content here.
content here.

Review this Product

Закрыть