LTC3718

量产

用于 DDR/QDR 存储器终端的低输入电压 DC/DC 控制器

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 非常低的 VIN(MIN):1.5V
  • 超快的瞬态响应
  • 真正的电流模式控制
  • 用于 N 沟道 MOSFET 的 5V 驱动免除了 5V 辅助电源
  • 无需检测电阻器
  • 采用标准的 5V 逻辑电平 N 沟道 MOSFET
  • VOUT(MIN):0.4V
  • VOUT 跟踪 1/2 VIN 或外部 VREF
  • 对称的供应和吸收输出电流限制
  • 可调的开关频率
  • tON(MIN) < 100ns
  • 电源良好输出电压监视器
  • 可编程软启动
  • 输出过压保护
  • 任选的短路停机定时器
  • 小外形 24 引脚 SSOP 封装

LTC®3718 是一款用于 DDR 和 QDR 存储器终端的高电流、高效率同步开关稳压控制器。该器件采用一个低至 1.5V 的输入工作,并提供一个等于 (0.5)VIN 的稳定输出电压。该控制器采用一种谷值电流控制架构以实现高工作频率和非常低的接通时间,而无需使用一个检测电阻器。工作频率利用一个外部电阻器来选择,并针对 VIN 及 VOUT 中的变化进行补偿。LTC3718 采用一对标准的 5V 逻辑电平 N 沟道外部 MOSFET,从而免除了增设昂贵 P 沟道或低门限器件的需要。

强制连续操作可降低噪声及 RF 干扰。故障保护由内部折返电流限制、一个输出过压比较器和任选的短路停机定时器提供。针对电源排序的软启动能力可采用一个外部定时电容器来实现。OPTI-LOOP® 补偿的运用使得能够在一个很宽的负载和输出电容数值范围内优化瞬态响应。


Applications

  • 总线终端:DDR/QDR 存储器、SSTL、HSTL …
  • 服务器、RAID 系统
  • 分布式电源系统
  • 同步降压和通用升压

LTC3718
用于 DDR/QDR 存储器终端的低输入电压 DC/DC 控制器
Figure 1. High Efficiency Bus Termination Supply without Auxiliary 5V Supply Efficiency vs Load Current Product Package 1
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源

找不到您所需的软件或驱动?

申请驱动/软件

硬件生态系统

部分模型 产品周期 描述
电源系统管理(PSM)和时序控制器 1
LTC2974 推荐用于新设计 具有精确输出电流的4通道PMBus电源系统管理器
开关稳压器和控制器 1
LTM4632 推荐用于新设计 用于 DDR-QDR4 存储器的超薄、三路输出、降压型 μModule 稳压器
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

LTspice


LTspice中提供以下器件型号:

  • LTC3718
LTspice

LTspice®是一款强大高效的免费仿真软件、原理图采集和波形观测器,为改善模拟电路的仿真提供增强功能和模型。


评估套件

eval board
DC464A

LTC3718EG | 低输入电压、高电流、DDR端接电源,1.5-5VIN,VREF/2 (0-12a)

产品详情

DC464A:用于DDR/QDR存储器端接的LTC3718低输入电压、DC/DC控制器演示板。

DC464A
LTC3718EG | 低输入电压、高电流、DDR端接电源,1.5-5VIN,VREF/2 (0-12a)
DC464A - Schematic

最新评论

需要发起讨论吗? 没有关于 LTC3718的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览