AD9252
新規設計には非推奨A/Dコンバータ、14ビット、50MSPS、オクタル(8ch)、シリアルLVDS、1.8V
- 製品モデル
- 2
- 1Ku当たりの価格
- 最低価格:$72.28
製品情報
- 8個のA/Dコンバータ(ADC)を1パッケージに収容
- チャンネルあたりの消費電力:93.5mW@50MSPS
- SNR=73dB(ナイキスト周波数まで)
- ENOB(有効ビット数):12ビット
- SFDR=84dBc(ナイキスト・レートまで)
- 優れた直線性性能
 DNL誤差:±0.4LSB(typ)
 INL誤差:±1.5LSB(typ)
- シリアルLVDS(ANSI-644、ディフォルト)低消費、削減信号オプション(IEEE1596.3と同様)
- データとフレーム・クロック出力
- 325 MHz、フルパワーアナログ帯域幅
- 入力電圧範囲:2Vp-p
- 動作電源電圧:1.8V
- その他の特長についてはデータシートを参照してください。
AD9252はサンプル&ホールド回路内蔵、オクタル14ビット50MSPSのA/Dコンバータ(ADC)であり、低価格、低消費電力、小型で使い易く設計されています。最大50MSPSの変換レートで、この製品は、小型パッケージ・サイズを重要とするアプリケーションでの並外れたダイナミック性能と低消費電力化に関して最適化されています。
このADCは、フル性能動作のために1.8Vの単電源とLVPECL-/CMOS-/LVDS-互換のサンプル・クロック・レートを必要とします。ほとんどのアプリケーションでは、外付けのリファレンス電圧またはドライバは必要としません。
このADCは適切なLVDSシリアル・データ・レートを得るために、サンプル・レート・クロックを自動的に逓倍します。出力上のデータをキャプチャするためのデータ・クロック(DCO)と、新しい出力バイトを通知するためのフレーム・クロック(FCO)を備えています。各チャンネル独立したパワーダウンもサポートしており、全チャンネルがディセーブル時の消費電力は2mW(typ)以下です。
このADCは、プログラマブルなクロック、データ・アライメントおよびデジタル・テスト・パターン発生器など、柔軟性を最大化しシステム・コストを最小化するような設計のための、いくつかの特長を備えています。デジタル・テスト・パターンとしては、決まった擬似乱数パターンを含んでおり、カスタムのユーザー定義のテスト・パターンもシリアル・ポート・インターフェース(SPI)を介して入力することも可能です。
AD9252はRoHS準拠、64ピンLFCSPパッケージを採用しています。仕様は工業用温度範囲-40~+85℃にわたって規定されています。
製品のハイライト
- 小型フットプリント:8個のADCを小型の省スペース・パッケージに収容
- 低消費電力:50Mspsで93.5mW/チャンネル
- 使い易さ:最大350MHzで動作するデータ・クロック出力(DCO)とダブル・データ・レート(DDR)動作をサポート
- ユーザー・フレキシビリティシリアル制御は、特別なシステムの要求に合致するための広範囲で柔軟な機能を提供
- ピン互換ファミリー:AD9212(10ビット)、AD9222(12ビット)
アプリケーション
- 医用画像処理/非破壊用超音波
- 携帯用超音波、デジタル・ビーム・フォーミング・システム(DBF)
- 直交無線受信器
- ダイバーシティ無線受信器
- テープ・ドライバ
- 光ネットワーク
- テスト装置
ドキュメント
データシート 1
アプリケーション・ノート 13
技術記事 1
評価用設計ファイル 2
よく聞かれる質問 1
| 製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル | 
|---|---|---|---|
| AD9252ABCPZ-50 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
| AD9252ABCPZRL7-50 | 64-Lead LFCSP (9mm x 9mm w/ EP) | 
| 製品モデル | 製品ライフサイクル | PCN | 
|---|---|---|
| 2 1, 2024 - 24_0009 Qualification of alternative Wafer Fab for TSMC 0.18um Mixed Signal CMOS Process | ||
| AD9252ABCPZ-50 | 製造中 | |
| AD9252ABCPZRL7-50 | 製造中 | |
| 6 9, 2021 - 20_0126 Conversion of Select Sizes LFCSP Products from Punched to Sawn and Transfer of Assembly Site to ASE Korea | ||
| AD9252ABCPZ-50 | 製造中 | |
| AD9252ABCPZRL7-50 | 製造中 | |
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
必要なソフトウェア/ドライバが見つかりませんか?
ドライバ/ソフトウェアをリクエストハードウェア・エコシステム
| 製品モデル | 製品ライフサイクル | 詳細 | 
|---|---|---|
| クロックIC 6 | ||
| AD9510 | 新規設計に推奨 | クロック分配器、1.2 GHz、PLL内蔵、分周器内蔵、遅延調整、8出力 | 
| AD9511 | 新規設計に推奨 | クロック分配器、800MHz、PLL内蔵、分周器内蔵、遅延調整、5出力 | 
| AD9512 | 新規設計に推奨 | クロック分配IC、1.2GHz、2つの1.6GHz入力、分周器/遅延調整内蔵、5出力 | 
| AD9513 | 新規設計に推奨 | クロック分配IC、800 MHz、分周機能、遅延調整機能、3出力 | 
| AD9514 | 新規設計に推奨 | クロック分配IC、1.6GHz、分周器、遅延調整、3出力 | 
| AD9515 | 新規設計に推奨 | 1.6 GHZクロック分配IC、ドライバ、遅延調整、2出力 | 
| ファンアウト・バッファ & スプリッタ 2 | ||
| ADCLK905 | 新規設計に推奨 | ECLクロック / データ・バッファ、超高速SiGe | 
| ADCLK846 | 新規設計に推奨 | クロック・ファンアウト・バッファ、1.8V、低消費、6LVDS/12CMOS出力 | 
| 可変ゲイン・アンプ(VGA) 1 | ||
| AD8334 | 製造中 | 可変ゲイン・アンプ、超ローノイズ・プリアンプ/プログラマブルRIN内蔵、クワッド | 
| 差動アンプ 3 | ||
| ADA4938-1 | 新規設計に推奨 | ADCドライバ、差動、超低歪み、シングル | 
| AD8352 | 新規設計に推奨 | 差動アンプ、2GHz、超低歪み、RF/IF用 | 
| ADA4939-1 | 新規設計に推奨 | 高速差動アンプ、超低歪み、ADC ドライバ | 
| 電圧リファレンス 1 | ||
| ADR130 | 製造中 | 高精度 サブ・バンド・ギャップ 電圧リファレンス シリーズ | 
ツールおよびシミュレーション
Virtual Eval(仮想評価、 ベータ版)
Virtual Evalは、ADC、DAC、およびその応用製品評価を支援するウェブベースの設計ツールです。アナログ・デバイセズのサーバ上にあるモデルを使用して、重要な部品の性能特性をわずか数秒でシミュレートします。使用時は、入力トーンや外部ジッタなどの動作条件のほか、ゲインやデジタル・ダウンコンバージョンといったデバイス機能を設定してください。ノイズ、歪み、分解能、FFT、タイミング図、周波数応答プロット、その他さまざまな性能特性を確認することができます。
ツールを開くAD9252 IBIS Models 1
Visual Analog
VisualAnalog™は、高速ADCの選択や評価を行う設計者向けに、強力なシミュレーション/データ解析ツール・セットとユーザ・フレンドリなグラフィカル・インターフェースを組み合わせたソフトウェア・パッケージです。
ツールを開く 
                            