製品概要

機能と利点

  • Output frequency range: 800 MHz to 12.8 GHz
  • Jitter = 18 fsRMS (integration bandwidth: 100 Hz to 100 MHz)
  • Jitter = 27 fsRMS (ADC SNR method)
  • Wideband noise floor: −160 dBc/Hz at 12 GHz
  • PLL specifications
    • −239 dBc/Hz: normalized in-band phase noise floor
    • −147 dBc/Hz: normalized in-band 1/f noise
    • Phase detector frequency up to 500 MHz
    • Reference input frequency up to 1000 MHz
    • Typical spurious fPFD: −95 dBc at fOUT = 12 GHz
  • Reference input to output delay specifications
    • Device-to-device standard deviation: 3 ps
    • Temperature coefficient: 0.03 ps/°C
    • Adjustment step size: < ±0.1 ps
  • Multichip output phase alignment
  • 3.3 V and 5 V power supplies
  • 7 mm × 7 mm 48-lead LGA

製品概要

integer-N phased locked loop (PLL) with an integrated voltage controlled oscillator (VCO) ideally suited for data converter and mixed signal front end (MxFE) clock applications. The high performance PLL has a figure of merit of −239 dBc/Hz, ultralow 1/f noise, and a high phase frequency detector (PFD) frequency that can achieve ultralow in-band noise and integrated jitter. The fundamental VCO and output divider of the ADF4377 generate frequencies from 800 MHz to 12.8 GHz. The ADF4377 integrates all necessary power supply bypass capacitors, saving board space on compact boards.

For multiple data converter and MxFE clock applications, the ADF4377 simplifies clock alignment and calibration routines required with other clock solutions by implementing the automatic reference to output synchronization feature, the matched reference to output delays across process, voltage, and temperature feature, and the less than ±0.1 ps, jitter free reference to output delay adjustment capability feature.

These features allow for predictable and precise multichip clock and system reference (SYSREF) alignment. JESD204B and JESD204C Subclass 1 solutions are supported by pairing the ADF4377 with an integrated circuit (IC) that distributes pairs of reference and SYSREF signals.

APPLICATIONS

  • High performance data converter and MxFE clocking
  • Wireless infrastructure (MC-GSM, 5G)
  • Test and measurement
  • 製品ライフサイクル icon-recommended 新規設計にお薦めします

    発売済みの製品です。データシートには、最終的な仕様と動作条件がすべて記載されています。新規の設計には、これらの製品の使用を推奨します。

    評価キット (1)

    ツール

    IBIS Models

    設計ツール

    ADIsimPLL™

    アナログ・デバイセズの新しい高性能PLL製品を迅速かつ確実に評価できるツールです。現在利用できるツールの中で、最も総合的なPLLシンセサイザーの設計/シミュレーション・ツールです。実施されるシミュレーションには、主要な非線形効果が含まれており、これはPLLの性能に大きく影響を及ぼします。ADIsimPLLによって、設計プロセスの繰り返し作業が1つ以上排除されるため、設計から製品の市場投入までの期間が大幅に短縮することができます。

    おすすめ製品

    ADF4377 互換製品

    推奨製品 リファレンス& SYSREF分配

    推奨製品 リファレンス分配バッファ

    推奨製品 推奨超低ノイズ/高PSRR LDO

    設計リソース

    アナログ・デバイセズでは、最高レベルの品質と信頼性を備えた製品を提供することに最大の力を常に注いでいます。これを実現するため、製品およびプロセスの設計のあらゆる観点で品質と信頼性のチェックを行っています。そして、それは、製造工程においても同様です。アナログ・デバイセズは常に、出荷製品の「ゼロ・ディフェクト」を目指しています。

    サンプル&購入

    オンライン購入や支払い方法などに関する質問については、「オンライン購入に関するFAQ」をご確認ください。

    サンプルは、外部のADI Sample Siteでのご注文となります。選択したパーツはSample Siteログイン後、カートに引き継がれます。Sample Siteを初めて使用する際は、アカウント登録をお願いいたします。Sample Siteに関するご質問は、SampleSupport@analog.com までお問合せください。

     

    モデル一覧の項目説明

     

     

     

    評価用ボード

    表示されている価格は、1個あたりの価格です。

    analog.comサイトから購入できるボードは、最大で2枚までとなります。3枚以上の購入をご希望の場合は、正規販売代理店からご購入ください。

    価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。