お探しの製品ではありませんか
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
特長
- マルチバンド・ワイヤレス・アプリケーションをサポート
- RF DAC あたり 3 つのバイパス可能な複合データ入力チャンネル
- 入力チャンネルあたり 1.54 GSPS の最大複合入力データ・レート
- 入力チャンネルあたり 1 つの独立 NCO
- 独自の低スプリアスおよび低歪み設計
- 2 トーン相互変調歪み(IMD)= 1.8 GHz、−7 dBFS/トーン RF 出力で −83 dBc
- スプリアスフリー・ダイナミック・レンジ(SFDR)< 1.8 GHz、−7 dBFS/トーン RF 出力で −80 dBc
- 柔軟な 8 レーン、15.4 Gbps JESD204B インターフェース
- シングルバンドおよびマルチバンドのユースケースをサポート
- データ・スループットを向上させる 12 ビット高密度モードをサポート
- 複数チップの同期
- JESD204B のサブクラス 1 をサポート
- 一連の入力データ・レートに対応する選択可能なインターポレーション・フィルタ
- 構成可能なデータ・チャンネル・インターポレーション: 1×、2×、3×、4×、6×、8×
- 構成可能な最終インターポレーション: 1×、2×、4×、6×、8×、12×
- DAC レートで動作する 48 ビットの最終 NCO で最大 6 GHz の周波数シンセシスをサポート
- 送信イネーブル機能による、さらなる節電と下流の回路の保護
- 高性能、低ノイズ PLL クロック逓倍器
- 12.6 GSPS DAC 更新レートをサポート
- 選択可能な分周比によるオブザベーション ADC クロック・ドライバ
- ロー・パワー
- 12 GSPS、デュアル・チャンネル・モードで 2.55 W
- 10 mm × 10 mm、金属強化サーマル・リッド付き 144 ボール BGA_ED、0.80 mm ピッチ
AD9172 は、最大 12.6 GSPS の DAC サンプル・レートに対応する高性能デュアル 16 ビット D/A コンバータ(DAC)です。15 GSPS の 8 レーン JESD204B データ入力ポート、高性能オンチップ DAC クロック逓倍器に加えて、シングルバンドおよびマルチバンドのダイレクトto無線周波数(RF)ワイヤレス・アプリケーションをターゲットとしたデジタル信号処理機能を特長としています。
AD9172 には、RF DAC あたり 3 つのバイパス可能な複合データ入力チャンネルが搭載されています。各データ入力チャンネルには、マルチバンド周波数計画を柔軟に作成できるように、構成可能なゲイン段、インターポレーション・フィルタ、チャンネル数値制御発振器(NCO)が備わっています。1 入力チャンネルあたり最大 1.5 GSPS の複合データ・レートに対応するほか、複数の複合入力データ・ストリーム(1.5 GSPS の最大複合データ・レートまで)を集約できます。また、AD9172はチャネライザをバイパスする超広帯域幅モードをサポートし、3.08 GSPS(16 ビット分解能)と 4.1 GSPS(12 ビット分解能)までの最大データ・レートを提供します。
AD9172 は 144 ボール BGA_ED パッケージで提供されます。
製品のハイライト
- 1.5 GSPS の最大複合入力データ・レートで、RF DAC あたり 3 つのバイパス可能な複合データ入力チャンネルにより、シングルバンドとマルチバンドのワイヤレス・アプリケーションをサポートします。入力チャンネルごとに 1 つの独立 NCO を備えています。
- 超広帯域幅チャンネル・バイパス・モードで、最大 3 GSPS(16 ビット分解能)と 4 GSPS(12 ビット分解能)のデータ・レートに対応します。
- 低消費電力のデュアル・コンバータによって、高帯域幅のマルチチャンネル・アプリケーションに必要な消費電力を削減します。
アプリケーション
- ワイヤレス通信インフラストラクチャ
- マルチバンド基地局無線
- マイクロ波/E バンド・バックホール・システム
- 計測器、自動試験装置(ATE)
- レーダーと電波妨害装置
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
AD9172
資料
Filters
1つが該当
ユーザ・ガイド
2
670.22 K
WIKI
製品ハイライト
2
483.39 K
技術記事
9
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
利用上の注意
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。
なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。
ドキュメント
サードパーティ・ソリューション 2
デバイス・ドライバ 2
製品ハイライト 1
Analog Dialogue 2
Thought Leadership Page 1
ビデオ
6
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9172BBPZ | 144 ball (10x10x1.71 w/6.6 mm EP) |
|
|
AD9172BBPZRL | 144 ball (10x10x1.71 w/6.6 mm EP) |
|
- AD9172BBPZ
- ピン/パッケージ図
- 144 ball (10x10x1.71 w/6.6 mm EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- AD9172BBPZRL
- ピン/パッケージ図
- 144 ball (10x10x1.71 w/6.6 mm EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
モデルでフィルタ
製品モデル
製品ライフサイクル
PCN
10 22, 2021
- 19_0097
CANCELLED: Data Sheet and Die Revision for AD9171/AD9172/AD9173
AD9172BBPZ
製造中
AD9172BBPZRL
製造中
モデルでフィルタ
製品モデル
製品ライフサイクル
PCN
10 22, 2021
- 19_0097
CANCELLED: Data Sheet and Die Revision for AD9171/AD9172/AD9173
AD9172BBPZ
製造中
AD9172BBPZRL
製造中
ソフトウェアおよび製品のエコシステム
デバイス・ドライバ
コード例
AD917x API - Download Source Code Package
評価用ソフトをお探しですか? ここで見つけることができます。
製品モデル | 製品ライフサイクル | 詳細 | ||
---|---|---|---|---|
VCO内蔵PLL1 |
||||
新規設計に推奨 |
VCO内蔵マイクロ波広帯域シンセサイザ |
|||
クロック生成デバイス2 |
||||
新規設計に推奨 |
JESD204B / JESD204 用機能付き、3.2 GHz、14 出力、高性能ジッター減衰器 |
|||
最終販売 |
11 の出力を備えた、JESD204B/JESD204C をサポートする超低ジッタ 4.5 GHz PLL |
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
必要なソフトウェア/ドライバが見つかりませんか?
ドライバ/ソフトウェアをリクエスト評価用キット 2
ADS8-V1EBZ
ADS8-V1評価用ボード
製品の詳細
指定のアナログ・デバイセズ高速ADC評価用ボードに接続すると、ADS8-V1はデータ・アクイジション・ボードとして機能します。最高速のJESD204B A/Dコンバータをサポートするように設計されたADS8-V1のFPGAは、データ・トランスミッタのADCに対してデータ・レシーバーとして動作します。
EVAL-AD917x
AD917x 評価用ボード
製品の詳細
AD9171、AD9172、AD9173の評価用ボードは、FMC コネクタを備えた FMC フォーム・ファクタのボードで、Vita 57.1 規格に準拠しています。FMCボードはDAC出力にMini-Circuits社のバランを使用します。
評価用ボードを動作させるには、ボードを互換性のある FMC キャリア・ボード(FPGA ベンダーによって提供されたボードなど)に取り付ける必要があります。アナログ・デバイセズでは、ADS7-V2 と呼ばれる FPGA キャリアを製造しています。これは、デジタル・パターン・ジェネレータやデータ・ソースとして、さらにボードの電源としても機能します。AD917x 用ボードは、特別な NCO 専用モードで使用するとラボの電源で駆動できるオプションを備えています。DAC の出力は、スペクトラム・アナライザで監視する必要があります。評価用ボードでは、低ノイズのクロック源である HMC7044 クロック・シンセサイザが提供されるほか、それに代わってユーザがクロック源として低ジッタの外部正弦波クロックまたは矩形波クロックを供給できるオプションもあります。評価用ボードには ACE と呼ばれるソフトウェアが付属しており、これを使って SPI ポートをプログラミングすることができます。SPI ポートを介して、DUT(およびクロック回路)を各動作モードのいずれにもプログラミングできます。この評価ボードにはベクタ生成、ダウンローダ、ADS7-V2を使う時に評価ボードへ転送するためのDPGダウンローダを含むDAC 統合ソフトウエアが付いてます。
資料