ダイレクト・デジタル・シンセサイザ
アナログ・デバイセズの世界トップクラスのダイレクト・デジタル・シンセサイザICは、オンボード・コンパレータ、RAM、PLL、ミキサー、レジスタなどの機能を集積しています。また、高速アクイジション、高精度のPSKおよびFSK変調、高精度のチューニング分解能などの特長を備え、通信、試験装置およびレーダー向けシステムなど、高精度かつ高速の周波数/位相制御が必要とされるアプリケーションに最適なシンセサイザ・ソリューションとなっています。
製品セレクション・テーブル
最新情報
アプリケーション・ノート
- AN-772: リード・フレーム・チップ・スケール・パッケージ(LFCSP)の設計および製造ガイド
- AN-1396: ダイレクト・デジタル・シンセサイザ(DDS)の出力スペクトルにおける 1 次位相切り捨てスプリアスの周波数および振幅予測方法 (Rev. 0) PDF
- AN-1389: リード・フレーム・チップ・スケール・パッケージ(LFCSP)のリワーク推奨手順 (Rev. 0) PDF
- AN-769: Generating Multiple Clock Outputs from the AD9540 (Rev. 0) PDF
- AN-557: An Experimenter's Project: (Rev. 0) PDF
評価ボード回路図
技術記事
- 16チャンネルのデモ用ボードを使用し、マルチチャンネルのシステムにおける位相ノイズのモデルの有用性を実証する
- O-RANを採用したワイヤレス・ソリューションのための5G対応デバイス
-
RFシグナル・チェーンに関する論考――特性と性能指標
アナログ・ダイアログ
- 完全統合型のトランスレーション・ループ・デバイスは、なぜ最高の位相ノイズ性能を実現できるのか?
-
LIDARのプロトタイピングを加速するオープンソースのプラットフォーム
アナログ・ダイアログ
技術誌・書籍
ウェブキャスト
- Multi-Channel System Improvements Using Hardened DSP in Digitizer ICs
- Explaining Phase Noise
- Performance Clocks: Demystifying Jitter
- Fundamentals of Frequency Synthesis, Part 1: Phased Locked Loops
- Fundamentals of Clocks
チュートリアル
FAQ
- DDSデバイスに推奨されるリファレンス・クロックのタイプは?
- チャージポンプを使用しない時はその電源、CPVDDはオープンでも可?
- Q: AD9959のI/O_UPDATEは、1データの転送(8bit コマンド+8bit データ)の度に立ち上げる必要がありますか?(シリアルバッファを毎回レジスタに転送する必要がありますか?)。 またはその必要はなく、複数のコマンド・データを送信してもシリアルポートバッファには複数のコマンド・データが保持されていて、I/O_UPDATEによりその複数のコマンド・データを一度にレジスタに転送することができますか?
- DDSで高調波を同期発振させたい
- AD9833の出力周波数はどこまで設定できますか?