製品概要
機能と利点
- 柔軟性の高い再構成可能な無線共通プラットフォーム設計
- 最大1.2GHzのトランスミッタ/レシーバー・チャンネル帯域幅(4T4R)
- 最大7.5GHzのRF DAC/RF ADC RF周波数範囲
- マルチチップ同期機能搭載のオンチップPLL
- 外部RFクロック入力オプション
- 汎用デジタル機能
- インターポレーション・フィルタとデシメーション・フィルタを選択可能
- 設定可能なDDCとDUC
- 8つの微調整・複素DUC(FDUC)と4つの粗調整・複素DUC(CDUC)
- 8つの微調整・複素DDC(FDDC)と4つの粗調整・複素DDC(CDDC)
- FDUCおよびFDDCにより完全にバイパス可能
- DUC/DDCごとに2つの独立した48ビットNCO
- レシーバーのイコライゼーション用にプログラマブルな192タップPFIRフィルタ
- GPIOを介して4つの異なるプロファイル設定をロード可能
- AGC対応レシーバー
- 高速AGC制御用の低遅延・高速検出
- 低速AGC制御用の信号監視
- 専用のAGC対応ピン
- DPD対応トランスミッタ
- 送信データ・パスごとにプログラマブルな遅延とゲイン
- DPDオブザベーション・パスのDDC遅延粗調整
- 実数または複素数デジタル・データ(8、12または16ビット)をサポート
- 補助機能
- 分周比を選択可能なADCクロック・ドライバ
- パワー・アンプ後段の保護回路
- 温度モニタリング・ユニット内蔵
- モード間のトグルをサポートするプログラマブルなGPIOピン
- TDD省電力オプションおよびADC共有
- SERDES JESD204BまたはJESD204Cインターフェース、16レーン、最大24.75Gbps
- 8レーンJESD204B/Cトランスミッタ(JTx)および8レーンJESD204B/Cレシーバー(JRx)
- サブクラス1に対応
- マルチデバイスの同期に対応
- 15mm × 15mm、0.8mmピッチ、324ボールBGA
製品概要
AD9988は、16ビットで最大サンプル・レートが12GSPSのRF D/Aコンバータ(DAC)コアを4つ、12ビットで4GSPSのレートのRF A/Dコンバータ(ADC)コアを4つ内蔵した高集積デバイスです。このデバイスは、4T4R構成で4つのトランスミッタ・チャンネルと4つのレシーバー・チャンネルをサポートできます。この製品は、レシーバー・モードとオブザベーション・モード間でレシーバー・パスを共有できる、アンテナが4本のTDDトランスミッタ・アプリケーションに適しています。GPIOピンは、異なるユーザ・モードをサポートするよう設定およびトグルできますが、位相コヒーレンシは維持されます。サンプル分解能16ビットで、4T4R構成でサポートされている最大無線チャンネル帯域幅は1.2GHzです。AD9988は、16レーンの24.75Gbps JESD204Cまたは15.5Gbps JESD204Bシリアル・データ・ポート(送受信リンクごとに最大8レーン)、オンチップ・クロック逓倍器、マルチバンドのDC to RF無線アプリケーションを対象としたデジタル信号処理機能を特徴としています。
アプリケーション
- ワイヤレス通信インフラストラクチャ
- W-CDMA、LTE、LTE-A、大規模なマルチ入力マルチ出力(MIMO)
- ポイントtoポイントのマイクロ波、Eバンド、および5Gミリ波
- 広帯域通信システム
- DOCSIS 3.0+ケーブル・モデム終端システム(CMTS)
- 通信テストおよび計測システム
製品カテゴリ
マーケット&テクノロジー
製品ライフサイクル
新規設計にお薦めします
発売済みの製品です。データシートには、最終的な仕様と動作条件がすべて記載されています。新規の設計には、これらの製品の使用を推奨します。
評価キット (2)
ドキュメント
ソフトウェア & システム
デバイス・ドライバ
API Device Drivers
Device Application Programming Interface (API) C code drivers provided as reference code that allows the user to quickly configure the product using high-level function calls. The library acts as an abstraction layer between the application and the hardware. The API is developed in C99 to ensure agnostic processor and operating system integration. Customers can port this application layer code to their embedded systems by integrating their platform-specific code base to the API HAL layer.
To request this software package, go to the Software Request Form signed in with your MyAnalog account and under “Target Hardware” select “High Speed Data Converters” and choose the desired API product package. You will receive an email notification once the software is provided to you.
ツール
Software and Simulation
Thermal Models
S-Parameters
IBIS Models
設計ツール
The JESD204B/C Mode Selector Tool is a simple command line-based Windows executable that can be used to narrow down the number of JESD204x modes to only include those modes that support the user’s specific application use case. The tool guides the user through a use case description flow chart and gives the user a small list of applicable transmit and/or receive modes to choose from. This tool is applicable to the AD9081, AD9082, AD9177, AD9207, AD9209, AD9986, and AD9988.
This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
参考資料
3rd Party Solutions (1)
セレクション・ガイド (1)
設計リソース
ADI has always placed the highest emphasis on delivering products that meet the maximum levels of quality and reliability. We achieve this by incorporating quality and reliability checks in every scope of product and process design, and in the manufacturing process as well. "Zero defects" for shipped products is always our goal.
PCN-PDN Information
サポート & ディスカッション
AD9988 Discussions
サンプル&購入
サンプルは、外部のADI Sample Siteでのご注文となります。選択したパーツはSample Siteログイン後、カートに引き継がれます。Sample Siteを初めて使用する際は、アカウント登録をお願いいたします。Sample Siteに関するご質問は、SampleSupport@analog.com までお問合せください。