お探しの製品ではありませんか
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
特長
- SNR = 69.6 dBFS @185MHzのfIN、250 MSPS
- SFDR = 86 dBc @185 MHzのfIN、250 MSPS
- 入力ノイズ:−149.9 dBFS/Hz @185 MHz、−1 dBFSのAIN、250 MSPS
- 全消費電力:770 mW @250 MSPS
- 電源電圧:1.8V
- LVDS (ANSI-644 レベル) 出力
- 1~8分周の入力クロック分周器を集積(最大625 MHz入力)
- サンプル・レート: 最大250 MSPS
- IFサンプリング周波数: 最大400 MHz
- ADC用電圧リファレンスを内蔵
- 柔軟なアナログ入力範囲
- 1.4 V p-p ~ 2.0 V p-p (公称1.75 V p-p)
- ADCクロックのデューティ・サイクル・スタビライザを内蔵
- チャンネル・アイソレーション/クロストーク: 95 dB
- シリアル・ポートの制御
- 省エネルギ・パワー・ダウン・モード
AD9613はサンプリング速度が最大250 MSPSのデュアル12ビットA/Dコンバータ(ADC)です。AD9613は、低価格、小型、多機能が必要とされる通信アプリケーションをサポートするようにデザインされています。
2個のADC コアはマルチステージの差動パイプライン・アーキテクチャを採用し、出力誤差補正ロジックを内蔵しています。各ADCの入力は広帯域になっており、ユーザー選択可能な、多様な入力範囲に対応します。電圧リファレンスを内蔵しているので回路設計が容易です。デューティ・サイクル・スタビライザは、ADCへのクロック・デューティ・サイクルの変動を補償して、優れた性能を維持します。
ADC出力データは2つの12ビットLVDS出力ポートへ直接出力され、インターリーブ又はチャンネル・マルチプレクスとしてフォーマットされます。
柔軟なパワーダウン・オプションは、必要に応じて大幅な省電力を可能にします。
セットアップと制御のためのプログラミングには3線SPI互換シリアル・インターフェースを用います。
AD9613は、64ピンLFCSPパッケージを採用し、-40℃~+85℃の工業用温度範囲にわたって仕様規定されています。
製品のハイライト
- 170/210/250/250 MSPSの12ビットADCを2個集積。
- 高速オーバ・レンジ/スレッショールド検出。
- 独自の差動入力により、最大400 MHzまでの入力周波数で優れたSNR性能を維持。
- SYNC入力により複数デバイスの同期が可能。
- レジスタのプログラミングとレジスタのリードバックのための3ピン、1.8V・SPIポート。
- AD9643とピン互換のため、最大14ビットまでの移行が容易に行えます。このデバイスはAD6649 およびAD6643ともピン互換です。
アプリケーション
- 通信関連
- ダイバーシティー無線システム
- マルチモード・デジタル・レシーバ(3G)
- TD-SCDMA, WiMax, WCDMA, CDMA2000, GSM, EDGE, LTE
- I/Q復調システム
- スマート・アンテナ・システム
- 汎用ソフトウェア無線
- 超音波装置
- ブロードバンド・データ・アプリケーション
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
AD9613
資料
Filters
1つが該当
データシート
1
アプリケーション・ノート
45
969 kB
1559 kB
1606 kB
823 kB
491 kB
359 kB
1076 kB
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
評価用設計ファイル
8
zip
zip
xls
xls
557 kB
685 kB
685 kB
ユーザ・ガイド
2
よく聞かれる質問
1
HTML
利用上の注意
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。
なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。
ドキュメント
データシート 1
ユーザ・ガイド 1
アプリケーション・ノート 16
評価用設計ファイル 4
よく聞かれる質問 1
サードパーティ・ソリューション 1
チュートリアル 4
テクニカル・ブック 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9613BCPZ-170 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9613BCPZ-210 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9613BCPZ-250 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9613BCPZRL7-170 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9613BCPZRL7-210 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9613BCPZRL7-250 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
- AD9613BCPZ-170
- ピン/パッケージ図
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- AD9613BCPZ-210
- ピン/パッケージ図
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- AD9613BCPZ-250
- ピン/パッケージ図
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- AD9613BCPZRL7-170
- ピン/パッケージ図
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- AD9613BCPZRL7-210
- ピン/パッケージ図
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
- AD9613BCPZRL7-250
- ピン/パッケージ図
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 資料
- HTML Material Declaration
- HTML Reliablity Data
- CADシンボル、フットプリント、および3Dモデル
- Ultra Librarian
- SamacSys
モデルでフィルタ
製品モデル
製品ライフサイクル
PCN
6 26, 2023
- 23_0025
Package Outline Drawing and Data Sheet Revision for Select LFCSP Products in Amkor
AD9613BCPZ-170
製造中
AD9613BCPZ-210
製造中
AD9613BCPZ-250
製造中
AD9613BCPZRL7-170
製造中
AD9613BCPZRL7-210
製造中
AD9613BCPZRL7-250
製造中
6 9, 2021
- 20_0126
Conversion of Select Sizes LFCSP Products from Punched to Sawn and Transfer of Assembly Site to ASE Korea
AD9613BCPZ-170
製造中
AD9613BCPZ-210
製造中
AD9613BCPZ-250
製造中
AD9613BCPZRL7-170
製造中
AD9613BCPZRL7-210
製造中
AD9613BCPZRL7-250
製造中
モデルでフィルタ
製品モデル
製品ライフサイクル
PCN
6 26, 2023
- 23_0025
Package Outline Drawing and Data Sheet Revision for Select LFCSP Products in Amkor
AD9613BCPZ-170
製造中
AD9613BCPZ-210
製造中
AD9613BCPZ-250
製造中
AD9613BCPZRL7-170
製造中
AD9613BCPZRL7-210
製造中
AD9613BCPZRL7-250
製造中
6 9, 2021
- 20_0126
Conversion of Select Sizes LFCSP Products from Punched to Sawn and Transfer of Assembly Site to ASE Korea
AD9613BCPZ-170
製造中
AD9613BCPZ-210
製造中
AD9613BCPZ-250
製造中
AD9613BCPZRL7-170
製造中
AD9613BCPZRL7-210
製造中
AD9613BCPZRL7-250
製造中
ソフトウェアおよび製品のエコシステム
製品モデル | 製品ライフサイクル | 詳細 | ||
---|---|---|---|---|
クロック生成デバイス6 |
||||
新規設計には非推奨 |
クロック・ジェネレータ、14出力、低ジッタ |
|||
新規設計に推奨 |
クロック生成器、低ジッタ、14LVPECL/LVDS/HSTL/29LVCMOS出力 |
|||
新規設計には非推奨 |
クロック・ジェネレータ、6出力、デュアル・ループ |
|||
新規設計に推奨 |
クロック分配器、1.2 GHz、PLL内蔵、分周器内蔵、遅延調整、8出力 |
|||
新規設計に推奨 |
クロック分配器、800MHz、PLL内蔵、分周器内蔵、遅延調整、5出力 |
|||
新規設計に推奨 |
クロック分配IC、1.2GHz、2つの1.6GHz入力、分周器/遅延調整内蔵、5出力 |
|||
クロック分配器 (クロック・ディストリビューション)3 |
||||
新規設計に推奨 |
クロック分配IC、800 MHz、分周機能、遅延調整機能、3出力 |
|||
新規設計に推奨 |
クロック分配IC、1.6GHz、分周器、遅延調整、3出力 |
|||
新規設計に推奨 |
1.6 GHZクロック分配IC、ドライバ、遅延調整、2出力 |
|||
シングルエンド入力差動出力アンプ2 |
||||
新規設計に推奨 |
差動アンプ、ADC ドライバ、超低歪み、電流帰還型 |
|||
新規設計に推奨 |
ADCドライバ、差動、超低歪み、デュアル |
|||
デジタル制御VGA2 |
||||
製造中止 |
VGA(可変ゲイン・アンプ)、デジタル制御、広ダイナミック範囲、高速 |
|||
新規設計に推奨 |
VGA、デュアル、超低歪 |
|||
完全差動アンプ1 |
||||
新規設計に推奨 |
RF/IF用差動アンプ、超低歪み、3.3 GHz |
必要なソフトウェア/ドライバが見つかりませんか?
ドライバ/ソフトウェアをリクエスト評価用キット 2
HSC-ADC-EVALCZ
FPGAベースのデータ・キャプチャ・キット
製品の詳細
資料
ソフトウェア
ZIP
29.79 M
ZIP
ZIP
EVAL-AD9613
AD9613 Evaluation Board
製品の詳細
The AD9613-250EBZ is an evaluation board for the AD9613, dual 12-bit ADC. This reference design provides all of the support circuitry to operate devices in their various modes and configurations, It is designed to interface directly with the HSC-ADC-EVALCZ data capture card, allowing users to download captured data for analysis. The Visual Analog software package, which is used to interface with the device’s hardware, allows users to download captured data for analysis with a user-friendly graphical interface. The SPI controller software package is also compatible with this hardware and allows the user to access the SPI programmable features of the AD9613.
The AD9613 data sheet provides additional information related to device configuration and performance and should be consulted when using these tools. All documents and Visual Analog and SPI Controller are available at the High Speed ADC Evaluation Boards page. For additional information or questions, please email highspeed.converters@analog.com.
資料