ADP5024

量产

双通道、3 MHZ、1,200 MA降压调节器和300 MA LDO

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 主要输入电压范围:2.3 V至5.5 V
  • 两个1200 mA降压调节器和一个300 mA LDO
  • 24引脚4 mm × 4 mm LFCSP封装
  • 调节器精度: ±1.8%
  • 工厂编程设置或外部可调的VOUTx
  • 3 MHz降压工作,支持强制PWM模式和自动PWM/PSM模式
  • BUCK1/BUCK2:输出电压范围0.8 V至3.8 V
  • LDO:输出电压范围0.8 V至4.75 V
  • LDO:低输入电源电压范围1.7 V至5.5 V
  • LDO:高PSRR、低输出噪声

ADP5024在一个24引脚4 mm × 4 mm小型LFCSP封装中集成了两个高性能降压调节器和一个低压差调节器(LDO),可满足严苛的性能和电路板空间要求。

降压调节器的高开关频率支持小型多层外部器件,并使电路板空间降至较小。当MODE引脚设置为高电平时,降压调节器以强制PWM模式工作。当MODE引脚设置为低电平时,如果负载电流高于预定义阈值,则降压调节器以PWM模式工作;当负载电流降至预定义阈值以下时,调节器以省电模式(PSM)工作,以便改善轻负载效率。

为降低输入电容要求,两个降压器以错相工作。LDO的低静态电流、低压差和宽输入电压范围可延长便携式设备的电池使用时间。在频率高达10 kHz时,ADP5024 LDO能保持60 dB以上的电源抑制性能,而所需的电压裕量则很低。

ADP5024中的调节器通过专用使能引脚激活。可调版本的默认输出电压可以在外部设置,固定电压版本的默认输出电压则可在工厂编程设置;预设值范围广泛。

应用

  • 适用于处理器、ASIC、FPGA和RF芯片组的电源
  • 便携式仪器仪表和医疗设备
  • 空间受限器件
  • ADP5024
    双通道、3 MHZ、1,200 MA降压调节器和300 MA LDO
    ADP5024 Functional Block Diagram ADP5024 Pin Configuration
    添加至 myAnalog

    将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

    创建新项目
    提问

    参考资料

    了解更多
    添加至 myAnalog

    Add media to the Resources section of myAnalog, to an existing project or to a new project.

    创建新项目

    软件资源

    找不到您所需的软件或驱动?

    申请驱动/软件

    工具及仿真模型

    5V uPMU BuckDesigner

    Microsoft Excel download tool from ADIsimPower to generate a power supply design complete with a schematic, bill of materials, and performance specifications.

    打开工具

    评估套件

    eval board
    EVAL-ADP5024

    ADP5024评估板

    特性和优点

    • Full featured evaluation boards for the ADP5024
    • Standalone capability
    • Simple device measurements, including line and load regulation, demonstrable with
      • A single voltage supply
      • A voltmeter
      • An ammeter
      • Load resistors
    • Easy access to external components
    • Cascading options to supply the low dropout (LDO) regulator from either buck regulator
    • Dedicated enable option for each channel
    • Mode option to change buck regulators from power save mode (PSM) to pulse-width modulation (PWM) operation

    产品详情

    ADP5024采用24引脚、4 mm × 4 mm LFCSP封装。ADP5023/ADP5024为3通道器件,共用一个PCB评估板。


    ADP5024评估板,ADP5024CP-EVALZ集成两个降压型调节器,两个LDO调节器支持对ADP5024的评估。评估板提供可调节电压选项。


    有关ADP5024的完整详情,可同时参考产品数据手册和本评估板用户指南。

    EVAL-ADP5024
    ADP5024评估板
    ADP5024-EVALZANGLE-web ADP5024-EVALZBOTTOM-web ADP5024-EVALZTOP-web

    最新评论

    近期浏览