シグナルチェーン・デザイナーに追加

AD6649:  IFダイバーシティ・レシーバ

製品詳細

製品状況:新規設計にお薦めします。

AD6649は、デュアル、14ビット、250MSPSのADCと広帯域デジタル・ダウンコンバータ(DDC)およびバイパス可能なサンプル・レート・コンバータ(SRC)から構成されるミックスド・シグナル中間周波数(IF)レシーバです。AD6649は、低価格、小型、広帯域幅、および多機能性を必要とする通信アプリケーションをサポートするように設計されています。

デュアルのADCコアは、マルチステージの差動パイプライン・アーキテクチャを採用し、出力誤差補正ロジックを内蔵しています。各ADCは、ユーザー選択可能な多様な入力範囲をサポートする広帯域幅入力となっています。リファレンス電圧を内蔵しているため設計が容易です。デューティ・サイクル・スタビライザは、ADCへのクロック・デューティ・サイクルの変動を補償して、コンバータの優れた性能を維持します。

ADCデータ出力は、内部でレシーバのデジタル・ダウンコンバータ(DDC)に直接接続されています。デジタル・レシーバは2チャンネルあるため、処理の柔軟性を提供します。各レシーバ・チャンネルは、次の4つのカスケード信号処理段を備えています:32ビット周波数変換器(数値制御発振器(NCO))、オプションのサンプル・レート・コンバータ、固定FIRフィルタ、およびfs/4固定の周波数NCO。

レシーバ DDCに加えて、AD6649はシステム・レシーバ内に自動ゲイン制御(AGC)機能を簡素化する幾つかの機能を備えています。プログラマブルなスレッショールド検出器を使うと、ADCの高速検出ビットを使って着信信号パワーをモニタすることができます。もし入力信号レベルがプログラマブルなスレッショールドを超えると、高速検出インジケータがハイ・レベルになります。このスレッショールド・インジケータのレイテンシは小さいため、迅速にシステム・ゲインを下げてADC入力で範囲外状態を回避することができます。

デジタル処理を行った後、データは、14ビット出力ポートへ直接出力することができます。これらの出力は、1.8VのLVDS信号レベルで動作します。

AD6649レシーバは、IF周波数の広いスペクトルをデジタル化します。各レシーバは、メイン・チャンネルとダイバーシティー・チャンネルの同時受信を行うように設計されています。このIFサンプリング・アーキテクチャは、従来型アナログ技術または集積度の低いデジタル方式と比べると部品コストと複雑さを大幅に削減します。ダイバーシティ・アプリケーションでのデータ・フォーマットは、出力センター周波数がfs/4にシフトされた最終NCOのためリアルとなります。

柔軟なパワーダウン・オプションは、必要に応じて大幅な省電力を可能にします。

セットアップと制御のプログラミングは、3線のSPI互換シリアル・インターフェースを介して行われます。

AD6649は、64ピンLFCSPパッケージを採用し、-40℃~+85℃の工業用温度範囲にわたって仕様規定されています。

アプリケーション

  • 通信関連
  • ダイバーシティ無線システム
  • マルチモード・デジタル・レシーバ(3G):
    TD-SCDMA、WiMax、WCDMA、
    CDMA2000、GSM、EDGE、LTE
  • 汎用ソフトウェア無線
  • ブロードバンド・データ・アプリケーション

製品のハイライト

  1. 14ビットの250MSPS・ADCを2個内蔵。
  2. 広帯域デシメーション・フィルタと32ビット複素NCOを内蔵。
  3. 高速オーバーレンジとスレッショールド検出機能
  4. 独自の差動入力により、最大300MHzまでの入力周波数で優れたSNR性能を維持
  5. SYNC入力により複数デバイスの同期が可能
  6. レジスタのプログラミングとレジスタのリードバックのための3ピン、1.8V・SPIポート

特長と利点

  • SNR=73.0dBFS 95MHZ BW@AIN=185MHz、245.76MSPS
  • SFDR=85dBc@AIN=185MHz、@250MSPS
  • 入力ノイズ:-151.2dBFS/Hz@220MHz、-1dBFS・AIN、250MSPS
  • 総合消費電力:1W
  • 1.8VのアナログとLVDS出力電源で動作
  • 入力クロック分周器(インテジャー1~8分周)を集積(最大625MHz入力)
  • デュアル・チャンネルのADCを内蔵
    -- 最大サンプル・レート:250MSPS、
    -- IFサンプリング周波数:400MHzまで、
    -- その他機能についてはデータシートを参照してください
  • ワイドバンド・デジタル・ダウンコンバータ(DDC)を内蔵
    -- 32ビットコンプレックス、数値制御発振器(NCO)、
    -- 2つのモードを持ったサンプル・レート・コンバータとFIRフィルタ、
    -- fs/4出力NCOからのリアル出力
  • 効率の良いAGC導入のための高速検出ビット
  • 省電力のパワーダウン・モード
  • デシメートされたインターリーブの「リアル」LVDSデータ出力

AD6649 機能ブロック図

Sample Availability

This product is released to manufacturing. Please contact the High Speed Converters Development Group for sample availability and additional technical information.

資料

タイトル コンテンツの種類 ファイル形式
AD6649: IF Diversity Receiver Data Sheet (Rev C, 01/2014) (pdf, 1083 kB)  データシート PDF
AN-1142: 高速 ADC 用プリント基板のレイアウト・テクニック  (pdf, 392 kB) アプリケーション・ノート PDF
AN-1142: Techniques for High Speed ADC PCB Layout  (pdf, 392 kB) アプリケーション・ノート PDF
AN-935: ADCトランス結合フロントエンドの設計 (Rev. 0, 09/2007)  (pdf, 674 kB) アプリケーション・ノート PDF
AN-935: Designing an ADC Transformer-Coupled Front End  (pdf, 363 kB) アプリケーション・ノート PDF
AN-905: VisualAnalog™コンバータ評価用ツールVer 1.0ユーザ・マニュアル  (pdf, 6608 kB) アプリケーション・ノート PDF
AN-905: VisualAnalog Converter Evaluation Tool Version 1.0 User Manual  (pdf, 2124 kB) アプリケーション・ノート PDF
AN-878: High Speed ADC SPI Control Software  (pdf, 585 kB) アプリケーション・ノート PDF
AN-851: A WiMax Double Downconversion IF Sampling Receiver Design  (pdf, 262 kB) アプリケーション・ノート PDF
AN-835: 高速A/Dコンバータ(ADC)のテストと評価について  (pdf, 1039 kB) アプリケーション・ノート PDF
AN-835: Understanding High Speed ADC Testing and Evaluation  (pdf, 985 kB) アプリケーション・ノート PDF
AN-827: 共振方式によるアンプとスイッチド・キャパシタADCのインターフェース  (pdf, 351 kB) アプリケーション・ノート PDF
AN-827: A Resonant Approach to Interfacing Amplifiers to Switched-Capacitor ADCs  (pdf, 203 kB) アプリケーション・ノート PDF
AN-812:  MicroController-Based Serial Port Interface (SPI) Boot Circuit (pdf, 452,449 bytes)  (pdf, 441 kB)
This application note describes the operation of a general-purpose, microcontroller-based Serial Port Interface (SPI) boot circuit.
アプリケーション・ノート PDF
AN-808: Multicarrier CDMA2000 Feasibility  (pdf, 1535 kB)
The goal of this application note is to determine the feasibility of implementing a multicarrier CDMA2000 transceiver and what the major subsystem performances must be.
アプリケーション・ノート PDF
AN-807: Multicarrier WCDMA Feasibility  (pdf, 969 kB) アプリケーション・ノート PDF
AN-756: サンプル化システムに及ぼすクロック位相ノイズとジッタの影響  (pdf, 359 kB) アプリケーション・ノート PDF
AN-756: Sampled Systems and the Effects of Clock Phase Noise and Jitter  (pdf, 291 kB) アプリケーション・ノート PDF
AN-742: スイッチド・キャパシタADCの周波数領域応答  (pdf, 744 kB) アプリケーション・ノート PDF
AN-742: Frequency Domain Response of Switched-Capacitor ADCs  (pdf, 401 kB) アプリケーション・ノート PDF
AN-741: 位相ノイズの知られざる特性 (Rev. 0, 08/2004)  (pdf, 1076 kB) アプリケーション・ノート PDF
AN-741: Little Known Characteristics of Phase Noise  (pdf, 1679 kB) アプリケーション・ノート PDF
AN-737: ADIsimADCによるADCモデリングの方法 (Rev. B, 04/2009)  (pdf, 615 kB) アプリケーション・ノート PDF
AN-737: How ADIsimADC Models an ADC  (pdf, 373 kB) アプリケーション・ノート PDF
AN-715: A First Approach to IBIS Models: What They Are and How They Are Generated  (pdf, 370 kB) アプリケーション・ノート PDF
AN-586: 高速A/DコンバータのためのLVDSデータ出力 (Rev. 0, 05/2002)  (pdf, 207 kB)
ADC のアプリケーションにおいて性能上の制約を最小限に抑えな がら高速データ出力を実現する方法として、LVDS(低電圧差動信 号)を使用する方法が新たに開発されました。
アプリケーション・ノート PDF
AN-586: LVDS Outputs for High Speed A/D Converters  (pdf, 207 kB)
High Speed ADCs Uses LVDS (Low-Voltage Differential Signaling) to Minimize Performance Limitations In ADC Applications When Providing High Speed Data Output
アプリケーション・ノート PDF
AN-501: アパーチャ不確定性とADCシステム性能  (pdf, 212 kB) アプリケーション・ノート PDF
AN-501: Aperture Uncertainty and ADC System Performance  (pdf, 227 kB)
A Key Concern in IF Sampling is that of Aperture Uncertainty (Jitter)
アプリケーション・ノート PDF
AN-345: 低周波回路と高周波回路のグラウンド設計  (pdf, 491 kB)
効果的な設計のためにグラウンド経路と信号経路を理解すること。電流は、抵抗ではなくインピーダンスが最小の経路に流れる・・・
アプリケーション・ノート PDF
AN-345: Grounding for Low-and-High-Frequency Circuits  (pdf, 455 kB)
Know Your Ground and Signal Paths for Effective Designs. Current Flow Seeks Path of Least Impedance-Not Just Resistance....
アプリケーション・ノート PDF
AN-282: サンプル・データ・システムの基本  (pdf, 1606 kB) アプリケーション・ノート PDF
AN-282: Fundamentals of Sampled Data Systems  (pdf, 2131 kB) アプリケーション・ノート PDF
UG-293: Evaluating the AD9643/AD9613/AD6649/AD6643 Analog-to-Digital Converters  (pdf, 2740 kB) ユーザー・ガイド PDF
使用温度の規定の見方は? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
半導体用語集 用語集 HTML

設計支援ツール、モデル、ドライバ & ソフトウェア

タイトル コンテンツの種類 ファイル形式
ADIsimADC™仮想評価ボード
ADIsimADCは、データ・コンバータの多くの重要な仕様(オフセット、ゲイン、サンプル・レート、帯域幅、ジッタ、待ち時間、ACとDCの直線性など)を使用して動作をシミュレートします。これらのモデルには、システム・レベルでコンバータの性能を検証する方法が用意されており、選択したデバイスの適用範囲を決定できます。
設計ツール&シミュレータ HTML
高速A/Dコンバータ(ADC)の評価用ボード/ソフトウェア/ビへイビア・モデル 設計ツール&シミュレータ HTML
AD6649 IBIS Model IBISモデル HTML

評価用キット / シンボル & フットプリント

評価ボード&キット資料と購入については、評価ボード&キットのページをご覧ください。

シンボル&フットプリントアナログ・デバイセズでは、多岐にわたるCADシステムにおいて、簡単に使用することができる、シンボルとフットプリントのデータを提供しています。

関連製品情報 & 実用回路

関連する周辺製品

Suggested Companion Products


Recommended Driver Amplifiers for the AD6649
  • For differential RF/IF, we recommend the ultra low distortion ADL5562.
  • For a fully differential input and output DVGA in digital communications systems, we recommend the ADL5202 or the AD8376.
Recommended Clock Drivers for the AD6649
  • For low jitter performance and integrated VCO, we recommend one of the AD9520-0 or AD9522-0 family of selectable VCO frequencies.
  • For low jitter performance along with on chip PLL and VCO, we recommend the AD9523, AD9523-1 or the AD9524.
Recommended Power Solutions

  • For selecting voltage regulator products, use ADIsimPower.

Were these recommendations helpful?

Sampleサンプル&購入

価格、パッケージ、入手性

価格表の見かた

価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

AD6649 Evaluation Board
モデル 概要 価格 RoHS PCN/製造中止案内 在庫確認/
購入/サンプル
AD6649EBZ 製品状況: 製造中 Evaluation Board $ 300.00 Yes -

ここに表示されている価格は、1個あたりの価格です。米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

在庫確認&購入

販売代理店リストを見る
沪ICP备09046653号
この製品に対するご感想 X
content here.
content here.

この製品に対するご感想

閉じる