ADM1186

量产

四通道电源时序控制器与电压监控器,具有可编程定时功能

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 4个开漏使能输出
  • VCC引脚采用2.7 V~5.5 V单电源电压
  • 可以对4个输入进行编程,从而利用电阻分压器监控不同的电压电平
  • 开漏使能输出
  • 开漏时序完成与双向开漏Fault引脚(ADM1186-1)
  • 数字内核支持上电与断电排序,多个器件可以并用(ADM1186-1)
  • 电源排序延迟与超时延迟,精度5%
  • 通过0.8%的高精度比较器监控4个电源

ADM1186-1与ADM1186-2是集成的四通道电压监控器与电源时序控制器。采用2.7 V~5.5 V单电源供电。4个高精密比较器监控4个电压轨,这4个比较器共用一个0.6 V基准电压源,最坏情况精度为0.8%。连接在VIN1、VIN2、VIN3与VIN4引脚外部的电阻网络可用于为监控电源轨设置欠压跳变点。ADM1186-1与ADM1186-2具有4个开漏使能输出(OUT),用于启动电源。利用开漏电源良好输出(PWRGD)可以在VIN输入超出欠压阈值时进行指示。状态机监控ADM1186-1的UP引脚与DOWN引脚(或者监控ADM1186-2的UP/DOWN引脚)的状态,以控制电源时序方向。在等待启动(Wait Start)状态下,UP或UP/DOWN引脚上升沿的变化触发上电时序。在‘Power Up Done’状态下,DOWN或UP/DOWN引脚下降沿的变化触发断电时序。在上电时序期间,状态机依次启动每个电源。电源输出电压被监控,以确定在用户定义的持续时间(称作消隐时间)内输出电压上升是否超过欠压阈值电平。如果电源超过欠压阈值,那么序列中的下一个使能输出被开启。除了消隐时间,用户还可以定义每个使能输出启动之间的时序时间延迟。当所有四个使能输出全部启动,而且4个VINx引脚都在欠压跳变点以上时,上电时序完成。ADM1186-1的开漏引脚(SEQ_DONE)为高电平时说明上电时序已完成。SEQ_DONE引脚允许对多个级联的ADM1186-1器件进行上电与断电序列控制 。在断电序列期间,使能输出按照相反的次序关闭。连续电源之间的序列时间延迟与上电序列期间一样,而且在断电序列期间不使用消隐时间。在断电序列结束时,SEQ_DONE引脚被置于低电平。在排序和上电期间,状态机连续监控各种故障条件。故障包括任意输入端的欠压条件或意外控制输入。任意故障都将使状态机进入故障管理程序。这将立即关断所有的启动输出,确保器件做好新的上电序列准备。ADM1186-1具有双向开漏引脚(FAULT),有助于使用多个器件时的故障处理。当ADM1186-1遇到故障时会使FAULT引脚置于低电平, 从而引起其他与之相连的ADM1186-1器件进入各自的故障管理状态。ADM1186-1采用20引脚QSOP封装,ADM1186-2采用16引脚QSOP封装。

ADM1186
四通道电源时序控制器与电压监控器,具有可编程定时功能
ADM1186 Typical Application Diagram
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源

找不到您所需的软件或驱动?

申请驱动/软件

评估套件

EVAL-ADM1186
ADM1186评估板

参考电路

Artix US+ Rail Consolidation – Minimum Rails (AU10P/15P) Power Tree
Artix UltraScale+ 参考设计

用于AU10/15P和AU20/25P的最低供电轨——非硬件验证设计

特性和优点

  • Xilinx Artix® UltraScale+ devices are the industry’s only cost-optimized FPGAs based on an advanced, production-proven 16nm architecture for best-in-class performance/watt.

  • Analog Devices, Inc. supports power delivery solutions for the Artix Ultrascale+ low-cost designs. Monolithic solutions are used to power Xilinx FPGA and/or SoC rails as well as other system rails. These regulators are highly integrated discrete solutions optimized for cost, efficiency and footprint.

  • ADI provides supporting documentation including power schematics, layout, LTpowerPlanner® and applicable LTpowerPlay® configuration files to enable you to validate the power solution for your application seamlessly.

  • For a complete list power designs and use cases, please contact your local FAE.

  • Key Power for full management devices are used as follows:

    • LTC3307A
    • LTC3309A
    • ADP125
    • LTC3617 (Optional DDR)
    • LTC3618
    • ADM1186 (Optional Monitoring & Sequencing)
Artix UltraScale+
用于AU10/15P和AU20/25P的最低供电轨——非硬件验证设计
Artix US+ Rail Consolidation – Minimum Rails (AU10P/15P) Power Tree
Artix US+ Rail Consolidation - Minimum Rails (AU20P/25P) Power Tree

最新评论

近期浏览