ADF4401A

推荐用于新设计

转换环路、PLL、VCO 模块

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • RF 输出频率范围:62.5 MHz 至 8000 MHz
  • 8 GHz 输出时,RMS 抖动为 9 fs
  • 6 GHz RF 输出时,输出功率为 17 dBm IF
  • 90 dBc LO_IN 至 RF 输出
  • 90 dBc 无杂散动态范围
  • 低相位噪声、压控振荡器
  • 可编程的 1、2、4、8、16、32 或 64 分频输出
  • 3.3 V 模拟、数字和混频器电源
  • 5 V 放大器和 VCO 电源
  • RF 输出静音功能
  • 18.00 mm × 18.00 mm、80 端子 LGA_CAV
  • ADIsimPLL 设计工具中提供支持

ADF4401A 是完全集成的系统级封装 (SiP) 转换环路(也称为偏移环路)模块,包括压控振荡器 (VCO) 和校准锁相环 (PLL) 电路。专为高度抖动敏感的应用而设计,与设计在印刷电路板 (PCB) 上的传统离散转换环路解决方案相比,该解决方案减少了电路板空间和复杂性。通过利用这种高度集成的解决方案以及封装电路和增强的隔离功能(可减少杂散元件),可以大大缩短产品上市时间。ADF4401A 为工程师提供了频率合成解决方案,可设计出具有高度竞争性的系统。

ADF4401A 需要一个外部鉴相器或相位频率检波器 (PFD) 和一个外部本地振荡器 (LO),以形成频率合成解决方案。

ADF4401A 在反馈环路中集成了下变频混频级,将环路增益设置为 1,并较大程度降低了带内相位噪声。通过将频率下变频级与 ADI 公司的低噪声、集成宽带 VCO 技术相结合,ADF4401A 可在 8 GHz 输出时,提供 9 fs rms 的宽带抖动性能。输出抖动性能在很大程度上取决于外部偏移 LO 的性能。

ADF4401A 模块使用内部 PFD 和 VCO 校准电路,来选择合适的 VCO 频段。用户可以禁用校准电路,并使用外部 PFD 闭合环路。所有片内寄存器均通过串行端口接口 (SPI) 进行控制。

应用

  • 仪器仪表和测量
  • 自动测试设备
  • 航空航天和防务

ADF4401A
转换环路、PLL、VCO 模块
ADF4401A Functional Block Diagram ADF4401A Pin Configuration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源

找不到您所需的软件或驱动?

申请驱动/软件

硬件生态系统

部分模型 产品周期 描述
模拟开关与多路复用器 2
ADG1608 量产 4.5 Ω RON、8通道、±5 V/+12 V/+5 V/+3.3 V多路复用器
ADG1609 量产 4.5 Ω RON、4通道、±5 V/+12 V/+5 V/+3.3 V多路复用器
锁相环(PLL)频率合成器 1
HMC3716 量产

HBT数字鉴频鉴相器10 - 1300 MHz


运算放大器 1
LT6200 量产 165MHz、轨至轨输入和输出、0.95nV/√Hz 低噪声运放系列
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

评估套件

eval board
EVAL-ADF4401A

Evaluating the ADF4401A Translation Loop, PLL, VCO Module

特性和优点

  • Evaluation board including the ADF4401A SiP with integrated VCO, loop filter (5 MHz), phase frequency detector, USB interface, and voltage regulators
  • PC software for control of SiP functions
  • Externally powered by 6 V

产品详情

The EV-ADF4401ASD2Z evaluates the performance of the ADF4401A system in package (SiP) for offset phase-locked loops (PLLs). Figure 1 shows the evaluation board photograph. The EV-ADF4401ASD2Z contains the ADF4401A integrated SiP, phase frequency detector (PFD), active loop filter, power supply connectors, and Subminiature Version A (SMA) connectors.

The EV-ADF4401ASD2Z requires an EVAL-SDP-CS1Z (SDP-S) system demonstration platform (SDP), which allows software programming of the EV-ADF4401ASD2Z.

For full details on the ADF4401A, see the ADF4401A data sheet, which must be consulted in conjunction with the user guide when using the EV-ADF4401ASD2Z.

EVAL-ADF4401A
Evaluating the ADF4401A Translation Loop, PLL, VCO Module
ADF4401A Evaluation Board - Top ADMV4401A Evaluation Board - Bottom ADF4401A Evaluation Board

最新评论

需要发起讨论吗? 没有关于 ADF4401A的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览