概览
优势和特点
- 低相位噪声锁相环(PLL)
-
-- 片内VCO的调谐频率范围为2.30 GHz至2.65 GHz
- 6对1.6 GHz LVPECL输出
-
-- 每对输出共用1至32分频器和粗调相位延迟
-- 加性输出抖动:
225 fs均方根值
-- 通道间偏斜成对输出小于10ps - 4对800 MHz LVDS时钟输出
-
-- 每对输出共用两个级联1至32分频器和粗调相位延迟
- 可以将每路LVDS输出重新配置为两路250MHz CMOS输出
- 上电时所有输出自动同步
- 提供手动输出同步
-- 加性输出抖动:
275 fs rms
-- 可选外部VCO/VCXO,最高达2.4 GHz
-- 1路差分或2路单端参考输入 –– 参考监控功能 - 6对1.6 GHz LVPECL输出
- 64引脚LFCSP
- 欲了解更多特性,请参考数据手册
- 三对1.6 GHz LVPECL输出
每对共用1至32分频器和粗调相位延迟
加性输出抖动:225 fS 均方根值
通道间偏斜成对输出小于10 ps - 两对800 MHz LVDS时钟输出
每对共用两个级联的1至32分频器和粗调相位延迟
加性输出抖动:275fS均方根值
可以精调每路LVDS输出的延迟(ΔT) - 上电时所有输出自动同步
- 串行控制端口
- 64引脚LFCSP封装
产品详情
AD9516-1*提供多路输出时钟分配功能,具有亚皮秒级抖动性能,还配有片内集成锁相环(PLL)和电压控制振荡器(VCO)。片内VCO的调谐频率范围为2.30 GHz至2.65 GHz。或者,也可以使用最高2.4 GHz的外部VCO/VCXO。AD9516-1具有出色的低抖动和相位噪声特性,可极大地提升数据转换器的性能,并且也有利于其它相位噪声和抖动要求严苛的应用。
AD9516-1提供6路LVPECL输出(分为三对)、4路LVDS输出(分为两对)和8路CMOS输出(每路LVDS输出对应两路)。LVPECL输出的工作频率达1.6 GHz,LVDS输出的工作频率达800 MHz,CMOS输出的工作频率达250 MHz。
每对输出均有分频器,其分频比和粗调延迟(或相位)均可以设置。LVPECL输出的分频范围为1至32。LVDS/CMOS输出的分频范围最高可达1024。
AD9516-1提供64引脚LFCSP封装,可以采用3.3 V单电源供电。将电荷泵电源(VCP)与5 V电压相连时,可以使用外部VCO,它需要更宽的电压范围。独立的LVPECL电源可以为2.5 V至3.3 V(标称值)。
AD9516-1的额定工作温度范围为−40°C至+85°C工业温度范围。
应用
--低抖动、低相位噪声时钟分配
--10/40/100 Gb/s网络线路卡,包括SONET、同步以太网、OTU2/3/4
--前向纠错(G.710)
--为高速ADC、DAC、DDS、DDC、DUC、MxFE提供时钟
--高性能无线收发器
--自动测试设备(ATE)和高性能仪器仪表
产品生命周期
推荐新设计使用
本产品已上市。数据手册包含所有最终性能规格和工作条件。ADI公司推荐新设计使用这些产品。
评估套件 (1)
文档
应用笔记 (24)
演示板电路图 (1)
常见问题解答 (1)
软件代码及系统需求
驱动/参考代码
工具及仿真模型
设计工具
ADIsimCLK是一款专门针对ADI公司的超低抖动时钟分配和时钟产生产品系列而开发的设计工具。无论是在无线基础设施、仪器仪表、网络、宽带、自动测试设备领域,还是在其它要求可预测时钟性能的应用,ADIsimCLK都能帮助您迅速开发、评估和优化设计。
参考电路 (2)
参考资料
产品选型手册 (1)
技术文章 (6)
设计资源
ADI始终把满足您可靠性水平的产品放在首要位置。我们通过在所有产品、工艺设计和制造过程中引入高质量和可靠性检查实践这一承诺。发运的产品实现“零缺陷”始终是我们的目标。
PCN-PDN信息
样片申请及购买
所列的美国报价单仅供预算参考,指美元报价(规定订量的单价,美国离岸价),如有修改,恕不另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。对于指定订量报价或交货报价,请联系当地的ADI办事处或授权代理商。对于评估板和套件的报价是指单片价格。
采样:
选择上方“样片”按钮将重定向至第三方ADI样片网站。登录后,所选部件将转移到您在此网站上的购物车。如果您之前从未使用过此网站,请创建一个新帐户。有关此样片网站的任何问题,请联系SampleSupport@analog.com。