概览
优势和特点
- 信噪比(SNR):65 dBFS(fIN最高为250MHz,500 MSPS)
- 有效位数(ENOB):10.5位(fIN最高为250 MHz,500 MSPS,−1.0 dBFS)
- 无杂散动态范围(SFDR):-78 dBc(fIN最高为250 MHz,500 MSPS,−1.0 dBFS)
- 集成输入缓冲器
- 出色的线性度
- 差分非线性(DNL):±0.5 LSB(典型值)
- 积分非线性(INL):±0.6 LSB(典型值)
- 500 MSPS时提供LVDS输出(ANSI -644电平)
- 1 GHz全功率模拟带宽
- 片内基准电压源,无需外部解耦
- 低功耗
- 690 mW (500 MSPS)—LVDS SDR模式
- 660 mW (500 MSPS)—LVDS DDR模式
- 可编程(标称)输入电压范围
- 1.18 V p-p至1.6 V p-p、1.5 V p-p(标称值)
- 1.18 V p-p至1.6 V p-p、1.5 V p-p(标称值)
- 可选择输出数据格式(偏移二进制、二进制补码、格雷码)
- 时钟占空比稳定器
- 带可编程时钟和数据对准功能的集成数据时钟输出
产品详情
AD9434是一款12位单芯片采样模数转换器(ADC),专门针对高性能、低功耗和易用性进行了优化。该器件的转换速率最高可达500 MSPS,具有出色的动态性能,适合宽带载波和宽带系统使用。芯片上集成了全部必需功能,包括采样保持器与基准电压源,可提供完整的信号转换解决方案。VREF引脚可用来监控内部基准电压或提供外部基准电压(必须通过SPI端口使能外部基准电压模式)。
该ADC要求采用1.8 V模拟电源供电及差分时钟信号,以便充分发挥其工作性能。数字输出为LVDS (ANSI-644) 兼容,支持二进制补码、偏移二进制或格雷码格式。该ADC还提供数据时钟输出,用于正确进行输出数据定时。
AD9434采用先进的BiCMOS工艺制造,提供56引脚LFCSP封装,额定温度范围为-40°C至+85°C工业温度范围。该器件受美国及国际专利保护。
应用
- 无线和有线宽带通信
- 电缆反转通路
- 通信测试设备
- 雷达和卫星子系统
- 功率放大器线性化
产品聚焦
- 高性能。
500 MSPS、250 MHz输入时信噪比维持在65 dBFS。 - 低功耗。
500 MSPS时功耗仅660 mW。 - 易于使用。
LVDS输出数据和输出时钟信号允许与现行FPGA接口。片内基准电压源和采样保持功能使系统设计更灵活,采用1.8 V单电源则简化了系统电源设计。 - 串行端口控制
标准串行端口接口支持各种产品功能,例如:数据格式化、省电模式、增益调整及生成输出测试码等。 - AD9434与 AD9230引脚兼容,只需通过极少的设计更改就能取代许多应用中的现有ADC。
产品生命周期
推荐新设计使用
本产品已上市。数据手册包含所有最终性能规格和工作条件。ADI公司推荐新设计使用这些产品。
评估套件 (2)
参考资料
-
AN-905: VisualAnalog™转换器评估工具1.0版用户手册8/18/2020
-
AN-742: Frequency Domain Response of Switched-Capacitor ADCs (Rev. C)2/14/2015
-
AN-835: 高速ADC测试和评估 (Rev. 0)6/9/2013
-
AN-1142: 高速ADC PCB布局布线技巧 (Rev. 0)2/2/2012
-
AN-878: 高速ADC SPI控制软件[中文版] (Rev. A)11/13/2007
-
AN-807: 多载波WCDMA的可行性 (Rev. 0)11/9/2007
-
Multicarrier CDMA2000 Feasibility (Rev. AN-808)11/9/2007
-
AN-827: 放大器与开关电容ADC接口的匹配方法[中文版] (Rev. 0)11/9/2007
-
AN-935: ADC变压器耦合前端设计[中文版] (Rev. 0)10/8/2007
-
AN-586: 高速模数转换器的LVDS数据输出[中文版] (Rev. 0)9/22/2006
-
AN-756: 系统采样以及时钟相位噪声和抖动的影响[中文版] (Rev. 0)12/2/2004
-
Evaluating the AD9434 Analog-to-Digital Converter3/22/2022WIKI
-
ug-202:混合信号数字预失真系统板(MSDPD)Platform8/9/2014
-
数据转换手册5/28/2013
-
MT-031: 实现数据转换器的接地并解开AGND和DGND的谜团3/20/2009
-
MT-002: 奈奎斯特准则对数据采样系统设计有何意义3/4/2009
-
MT-075: 高速ADC用差分驱动器概述2/3/2009
-
CN0238: 采用抗混叠滤波器的高性能、12位、500 MSPS宽带接收机4/11/2012
-
高速ADC的电源设计2/1/2012
软件代码及系统需求
工具及仿真模型
Virtual Eval - BETA
Virtual Eval是一款网络应用程序,可帮助设计人员评估ADC和DAC产品。 利用ADI公司服务器上的详细模型,Virtual Eval在几秒内可仿真关键部件的性能特征。 对工作条件(如输入音和外部抖动)以及器件特性(如增益或数字下变频)进行配置。 性能特征包括噪声、失真和分辨率、FFT、时序图、频率响应图等。

设计工具
ADIsimRF是一款简单易用的RF信号链计算工具。可以计算和导出多达50级的信号链级联增益、噪声、失真和功耗并绘制其曲线。ADIsimRF还包括丰富的ADI射频和混合信号元件的器件模型数据库。
对于正在选择或评估高速ADC的设计工程师,VisualAnalog™是一个将一组功能强大的仿真和数据分析工具与一个用户友好的图形界面集成在一起的软件包。
参考电路 (1)
配套产品推荐
AD9434 配套产品
设计资源
ADI始终把满足您可靠性水平的产品放在首要位置。我们通过在所有产品、工艺设计和制造过程中引入高质量和可靠性检查实践这一承诺。发运的产品实现“零缺陷”始终是我们的目标。
Part Number | Material Declaration | Reliability Data | Pin/Package Drawing | CAD Symbols, Footprints & 3D Models |
---|---|---|---|---|
AD9434BCPZ-370 | 材料声明 | 质量和可靠性 | 56 ld LFCSP (8x8mm, 5.1mm exposed pad) | |
AD9434BCPZ-500 | 材料声明 | 质量和可靠性 | 56 ld LFCSP (8x8mm, 5.1mm exposed pad) | |
AD9434BCPZRL7-370 | 材料声明 | 质量和可靠性 | 56 ld LFCSP (8x8mm, 5.1mm exposed pad) | |
AD9434BCPZRL7-500 | 材料声明 | 质量和可靠性 | 56 ld LFCSP (8x8mm, 5.1mm exposed pad) | |
Wafer Fabrication Data |
PCN-PDN信息
Select a model from the dropdown below to subscribe to PCN/PDN notifications and view past notifications as well.
样片申请及购买
订购常见问题解答
有关在线订单、付款选项等问题的答案,请参阅我们的订购常见问题解答。
立即购买报价
(**)显示的立即购买报价和报价范围基于少量订单。
报价单
(*)所列的千片报价单仅供预算参考,指美元报价(规定订量的单价,美国离岸价),如有修改,恕不另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。对于指定订量报价或交货报价,请联系当地的ADI授权代理商。对于评估板和套件的报价是指单片价格。
交付周期
请参见我们的首席客户官关于交付周期的最新沟通说明。
采样
选择上方“样片”按钮将重定向至第三方ADI样片网站。登录后,所选部件将转移到您在此网站上的购物车。如果您之前从未使用过此网站,请创建一个新帐户。有关此样片网站的任何问题,请联系SampleSupport@analog.com。
购买评估板
所示报价为单片价格
以上评估板报价仅供人民币结算及大陆购买使用, ADI均提供正规发票,如需美金结算及其他地区购买请直接跳转至英文页面进行购买。