概览

优势和特点

  • 输出频率:<1 MHz至1 GHz
  • 启动频率精度:<±100 ppm(由VCXO参考精度决定)
  • 零延迟操作
    输入至输出边沿时序:<±150 ps
  • 6路输出:可配置为LVPECL、LVDS、HSTL和LVCMOS
  • 6个具有零抖动可调延迟的专用输出分频器
  • 可调延迟:63个分辨率步进,步长等于VCO输出分频器的½周期
  • 输出间偏斜:<±50 ps
  • 针对奇数分频器设置提供占空比校正
  • 上电时所有输出自动同步
  • 非易失性EEPROM存储配置设置
  • 欲了解更多特性,请参考数据手册

产品详情

AD9524提供低功耗、多路输出时钟分配功能,具有低抖动性能,还配有片内集成锁相环(PLL)和电压控制振荡器(VCO)。片内VCO的调谐频率范围为3.6 GHz至4.0 GHz。

AD9524旨在满足长期演进(LTE)和多载波GSM基站设计的时钟要求。它依靠外部VCXO清除参考抖动,以满足严格的低相位噪声要求,从而获得可接受的数据转换器信噪比(SNR)性能。

输入接收器、振荡器和零延迟接收器支持单端和差分两种操作。当连接到恢复的系统参考时钟和VCXO时,器件产生1 MHz至1 GHz范围内的6路低噪声输出,以及一路来自PLL1的专用缓冲输出。一路时钟输出相对于另一路时钟输出的频率和相位可通过分频器相位选择功能改变,该功能用作无抖动的时序粗调,其调整增量相当于VCO输出信号的周期。

通过串行接口可以对封装内EEPROM进行编程,以便存储用于上电和芯片复位的用户定义寄存器设置。


应用
  • LTE和多载波GSM基站
  • 无线和宽带基础设施
  • 医疗仪器
  • 为高速ADC、DAC、DDS、DDC、DUC、MxFE提供时钟
  • 低抖动、低相位噪声时钟分配
  • SONET、10Ge、10G FC和其它10 Gbps协议的时钟产生和转换
  • 前向纠错(G.710)
  • 高性能无线收发器
  • 自动测试设备(ATE)和高性能仪器仪表

产品生命周期 icon-not-recommended 新设计不推荐使用本产品

表示相关产品已过时,ADI公司不再推荐新设计使用。

评估套件 (1)

工具及仿真模型

IBIS模型

AD9524 IBIS Model

设计工具

ADIsimCLK™设计与评估软件

ADIsimCLK是一款专门针对ADI公司的超低抖动时钟分配和时钟产生产品系列而开发的设计工具。 无论是在无线基础设施、仪器仪表、网络、宽带、自动测试设备领域,还是在其它要求可预测时钟性能的应用,ADIsimCLK都能帮助您迅速开发、评估和优化设计。

设计资源

ADI始终把满足您最高可靠性水平的产品放在首要位置。我们通过在所有产品、工艺设计和制造过程中引入高质量和可靠性检查实践这一承诺。发运的产品实现“零缺陷”始终是我们的目标。

PCN-PDN信息

讨论

AD9524 没有找到你想要的? 即刻访问 ADI中文技术论坛 »

样片申请及购买

电脑版网站提供样片和购买功能
返回
查询库存


这里所列出的美国报价单仅供预算参考,指美元报价(规定订量的每片美元,美国离岸价),如有修改不再另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。对于特殊批量报价,请与您当地的ADI公司办事处或代理商联络。对于评估板和套件的报价是指一个单位价格。


价格表帮助

 

购买评估板 所示报价为单片价格
所示报价为单片价格。所列的美国报价单仅供预算参考,指美元报价(每片美国离岸价),如有修改恕不另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。