AD9523
不推荐用于新设计14路输出、低抖动时钟发生器
- 产品模型
- 2
产品详情
- 下载示例代码
- 输出频率:<1 MHz至1 GHz
- 启动频率精度:<±100 ppm(由VCXO参考精度决定)
- 零延迟操作
输入至输出边沿时序:<±500 ps - 14 路输出:可配置为LVPECL、LVDS、HSTL和LVCMOS
- 14 个具有零抖动可调延迟的专用输出分频器
- 可调延迟:8个分辨率步进,步长等于VCO输出分频器的½周期
- 输出间偏斜:<±50 ps
- 针对奇数分频器设置提供占空比校正
- 上电时所有输出自动同步
- 非易失性EEPROM存储配置设置
- 欲了解更多特性,请参考数据手册
AD9523提供低功耗、多路输出时钟分配功能,具有低抖动性能,还配有片内集成锁相环(PLL)和电压控制振荡器(VCO)。片内VCO的调谐频率范围为3.6 GHz至4.0 GHz。
AD9523旨在满足长期演进(LTE)和多载波GSM基站设计的时钟要求。它依靠外部VCXO清除参考抖动,以满足严格的低相位噪声要求,从而获得可接受的数据转换器信噪比(SNR)性能。
输入接收器、振荡器和零延迟接收器支持单端和差分两种操作。当连接到恢复的系统参考时钟和VCXO时,器件产生1 MHz至1 GHz范围内的14路低噪声输出,以及一路来自输入PLL (PLL1)的专用缓冲输出。一路时钟输出相对于另一路时钟输出的频率和相位可通过分频器相位选择功能改变,该功能用作无抖动的时序粗调,其调整增量相当于VCO输出信号的周期。
通过串行接口可以对封装内EEPROM进行编程,以便存储用于上电和芯片复位的用户定义寄存器设置。
应用
- LTE和多载波GSM基站
- 无线和宽带基础设施
- 医疗仪器
- 为高速ADC、DAC、DDS、DDC、DUC、MxFE提供时钟
- 低抖动、低相位噪声时钟分配
- SONET、10Ge、10G FC和其它10 Gbps协议的时钟产生和转换
- 前向纠错(G.710)
- 高性能无线收发器
- 自动测试设备(ATE)和高性能仪器仪表
参考资料
数据手册 1
用户手册 1
应用笔记 1
客户案例研究 1
器件驱动器 2
产品选型指南 1
模拟对话 1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD9523BCPZ | 72-Lead LFCSP (10mm x 10mm w/ EP) | ||
AD9523BCPZ-REEL7 | 72-Lead LFCSP (10mm x 10mm w/ EP) |
产品型号 | 产品生命周期 | PCN |
---|---|---|
未找到匹配项目 | ||
6月 26, 2023 - 23_0025 Package Outline Drawing and Data Sheet Revision for Select LFCSP Products in Amkor |
||
AD9523BCPZ | 量产 | |
AD9523BCPZ-REEL7 | 量产 | |
10月 13, 2015 - 15_0166 AD9523, AD9523-1, and AD9524 Specification Table Changes |
||
AD9523BCPZ | 量产 | |
AD9523BCPZ-REEL7 | 量产 | |
2月 25, 2013 - 12_0275 AD9523 die revision |
||
AD9523BCPZ | 量产 | |
AD9523BCPZ-REEL7 | 量产 |
这是最新版本的数据手册
软件资源
AD9523参考代码
器件驱动器 3
Evaluation Software 0
硬件生态系统
工具及仿真模型
AD9523/AD9523-1 IBIS Model 1
ADIsimCLK设计与评估软件
ADIsimCLK是一款专门针对ADI公司的超低抖动时钟分配和时钟产生产品系列而开发的设计工具。无论是在无线基础设施、仪器仪表、网络、宽带、自动测试设备领域,还是在其它要求可预测时钟性能的应用,ADIsimCLK都能帮助您迅速开发、评估和优化设计。
打开工具评估套件
最新评论
需要发起讨论吗? 没有关于 ad9523的相关讨论?是否需要发起讨论?
在论坛上发起讨论