DS21Q552

四路T1/E1收发器(3.3V, 5.0V)

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • Four completely independent T1 or E1 transceivers in one small 27mm x 27mm package
  • Each transceiver contains a short and long haul line interface plus a full featured framer with alarm detection/generation, elastic-stores, hardware based signaling support, per DS0 channel control and HDLC controller
  • Each multi-chip module (MCM) contains four die of
    • DS21352 (DS21Q352)
    • DS21552 (DS21Q552)
    • DS21354 (DS21Q354)
    • DS21554 (DS21Q554)
  • See the specific DS21352/DS21552 and DS21354/DS21554 data sheets for details on their feature set and operation
  • All four T1 or E1 transceivers can be concatenated into a single 8.192MHz backplane data stream
  • IEEE 1149.1 JTAG-Boundary Scan architecture
  • DS21Q352/DS21Q552 and DS21Q354/DS21Q554 are pin compatible to allow the same footprint to support T1 and E1 applications
  • 256-pin MCM BGA package (27mm X 27mm)
  • Low power 5V CMOS or low power 3.3V CMOS with 5V tolerant input and outputs
DS21Q552
四路T1/E1收发器(3.3V, 5.0V)
DS21Q352、DS21Q354、DS21Q552、DS21Q554:原理图
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

BSDL 模型文件 1

IBIS 模型 1

最新评论

需要发起讨论吗? 没有关于 ds21q552的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览