ADRF6602
: 过期
searchIcon
cartIcon

ADRF6602

1,000 MHz至3,100 MHz接收混频器,集成小数N分频PLL和VCO

更多 showmore-icon

: 过期 tooltip
: 过期 tooltip
特性
  • 集成小数N分频PLL的接收混频器
  • RF输入频率范围:1000 MHz至3100 MHz
  • 内部LO频率范围:1550 MHz至2150 MHz
  • 输入P1dB:+12 dBm
  • 输入IP3:+29 dBm
  • 通过外部引脚优化IP3
  • SSB噪声系数:12 dB
  • 电压转换增益:6 dB
  • 200 Ω IF输出匹配阻抗
  • IF 3 dB带宽:500 MHz
  • 可通过三线式SPI接口进行编程
  • 40引脚6 mm × 6 mm LFCSP封装

更多细节
show more Icon
ADRF6602是一款高动态范围有源混频器,集成PLL和VCO。PLL/频率合成器利用小数N分频PLL产生FLO输入,供给混频器。基准输入可以进行分频或倍频,然后施加于PLL鉴相器。PLL支持12 MHz至160 MHz范围内的输入基准频率。鉴相器输出控制一个电荷泵,其输出在片外环路滤波器中进行积分。然后,环路滤波器输出施加于一个集成式VCO。VCO输出(2*FLO)再施加于一个LO分频器和一个可编程PLL分频器。

可编程分频器由一个Σ-Δ调制器(SDM)进行控制。SDM的模数可以在2至2047范围内编程。

有源混频器可将单端50 Ω RF输入转换为200 Ω差分IF输出。IF输出的工作频率最高可达500 MHz。

ADRF6602采用先进的硅-锗BiCMOS工艺制造,提供40引脚、裸露焊盘、无铅、6 mm × 6 mm LFCSP封装,额定温度范围为−40°C至+85°C。

应用

  • 蜂窝基站
  • 产品技术资料帮助

    close icon

    ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

    软件和型号相关生态系统

    工具及仿真模型 2

    近期浏览