ADF4382A

推荐用于新设计

适用于高性能转换器时钟应用的 2.87GHz 至 21GHz 小数 N PLL/VCO

适用于高性能转换器时钟应用的 2.87GHz 至 21GHz 小数 N PLL/VCO

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 基波输出频率范围:11.5 GHz 至 21 GHz
  • 除以 2 输出频率范围:5.75 GHz 至 10.5 GHz
  • 除以 4 输出频率范围:2.875 GHz 至 5.25 GHz
  • 20 GHz 时的积分 RMS 抖动 = 20 fs(积分带宽:100 Hz 至 100 MHz)
  • 20 GHz 时的积分 RMS 抖动 = 31 fs(ADC SNR 方法)
  • VCO 快速校准时间 < 1 μs
  • VCO 自动校准时间 < 100 μ秒
  • 相位本底噪声:20 GHz 时为 −156 dBc/Hz
  • PLL 规格
    • −239dBc/Hz:归一化带内相位本底噪声
    • −287dBc/Hz:归一化 1/f 相位本底噪声
    • 625 MHz 最大相位/频率检测器输入频率
    • 4.5 GHz 参考输入频率
    • 典型杂散 fPFD:−90 dBc
  • 基准输出延迟规格
  • 传播延迟温度系数:0.06 ps/°C
  • 调整步长:<1ps
  • 多芯片输出相位对齐
  • 3.3V 和 5V 电源
  • 支持 ADIsimPLL 环路滤波器设计工具
  • 7 mm × 7 mm、48 端子 LGA
  • 工作温度 −40°C 至 105°C

ADF4382A 是一款高性能、超低抖动、小数 N 分频锁相环 (PLL),带有集成电压控制振荡器 (VCO),非常适合 5G 应用或数据转换器时钟应用的本地振荡器 (LO) 生成。高性能 PLL 具有 −239dBc/Hz、低 1/f 噪声和整数模式下 625 MHz 的高 PFD 频率,可实现超低带内噪声和集成抖动性能。ADF4382A 可产生 11.5 GHz 至 21 GHz 基本倍频范围内的频率,从而无需使用次谐波滤波器。ADF4382A 上的 2 分频和 4 分频输出分频器可分别产生 5.75 GHz 至 10.5 GHz 和 2.875 GHz 至 5.25 GHz 的频率。

对于多数据转换器时钟应用,ADF4382A 通过在 PLL 反馈环路中包含输出分频器,自动将其输出与输入参考边沿对齐。对于需要确定性延迟或延迟调整功能的应用,提供分辨率 <1ps 的可编程输出延迟参考。通过参考跨多个设备和整个温度的输出延迟匹配,可以实现可预测且精确的多芯片对齐。

ADF4382A 框图十分简洁,具有简化的串行外设接口 (SPI) 寄存器映射、外部 SYNC 输入以及整数和小数模式下可重复的多芯片对齐,从而缩短了开发时间。

应用

  • 高性能数据转换器时钟
  • 无线基础设施(MC-GSM、5G、6G)
  • 测试和测量

ADF4382A
适用于高性能转换器时钟应用的 2.87GHz 至 21GHz 小数 N PLL/VCO
ADF4382A - Chip Image ADF4382A Functional Block Diagram ADF4382A Pin Configuration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源


硬件生态系统

部分模型 产品周期 描述
线性稳压器 3
LT3042 推荐用于新设计 20V、200mA、超低噪声、超高 PSRR RF 线性稳压器
LT3041 推荐用于新设计 具有 VIOC 的 20 V、1 A、超低噪声、超高 PSRR 线性稳压器
LT3045 推荐用于新设计 20V、500mA、超低噪声、超高 PSRR 线性稳压器
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

ADIsimPLL™

ADIsimPLL可以对ADI公司最新的高性能PLL产品进行快速、可靠的评估。它是目前最全面的PLL频率合成器设计和仿真工具,可实现所有对PLL性能有显著影响的重要非线性效应仿真。ADIsimPLL可以免去设计过程中的至少一项重复劳动,从而加快上市速度。

打开工具

IBIS 模型 1

LTspice

LTspice®是一款强大高效的免费仿真软件、原理图采集和波形观测器,为改善模拟电路的仿真提供增强功能和模型。


评估套件

eval board
EVAL-ADF4382A

特性和优点

  • 独立评估板,包括具有集成 VCO、环路滤波器、USB 接口、板载基准振荡器、传播延迟校准路径和电压稳压器的 ADF4382A 频率合成器
  • 可以利用基于 Windows® 的软件,通过 PC 来控制频率合成器功能
  • 由外部 6V 电源供电

产品详情

EV-ADF4382ASD2Z 评估带有用于锁相环 (PLL) 的集成压控振荡器 (VCO) 的 ADF4382A 频率合成器的性能。图 1 显示了评估版的照片。EVADF4382ASD2Z 包含 ADF4382A 频率合成器,带有集成 VCO、USB 接口、电源连接器、板载基准振荡器、传播延迟校准路径和微缩版本 A (SMA) 连接器。EV-ADF4382ASD2Z 的输出与 50 Ω 传输线交流耦合,使这些输出适合驱动 50 Ω 阻抗仪器。

EV-ADF4382ASD2Z 需要 SDP-S 控制器板,该控制器板不随评估板套件提供。凭借 ADI 的 ACE 软件,SDP-S 可对 EV-ADF4382ASD2Z 进行软件编程。

ADF4382A 数据手册中包含 ADF4382A 频率合成器的完整规格说明,使用 EVADF4382ASD2Z 时必须同时参阅本用户指南。

EVAL-ADF4382A
EVAL-ADF4382A - Angle view EVAL-ADF4382A - Bottom view EVAL-ADF4382A - Top view

最新评论

近期浏览