不是您想寻找的产品?
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
特性
- 1.8 V 电源操作
- 低功耗:125 MSPS 时每通道 100 mW,具有可扩展的电源选项
- SNR = 71 dB(至奈奎斯特(Nyquist))
- SFDR = 91 dBc(至奈奎斯特(Nyquist))
- DNL = ±0.3 LSB (典型值); INL = ±0.5 LSB (典型值)
- 串行 LVDS(默认为 ANSI-644)和低功耗、降低信号选项(类似于 IEEE 1596.3)
- 650 MHz 全功率模拟带宽
- 2 V P-P 输入电压范围
- 串口控制
- 全芯片和单个通道节电模式
- 灵活的位定向
- 内置和自定义数字测试图案生成
- 多芯片同步和时钟分频器
- 可编程的输出时钟和数据调整
- 可编程输出分辨率
- 待机模式
AD9633是一款四通道、12位、80 MSPS/105 MSPS/125 MSPS 模数转换器(ADC),具有片内采样保持电路,旨在实现低成本、低功耗、小尺寸和易用性。该产品以高达 125 MSPS 的转换速率运行,并针对要求小封装尺寸至关重要的应用进行了优化,以实现出色的动态性能和低功耗。
该 ADC 需要单个 1.8 V 电源和兼容 LVPECL//CMOS/LVDS 的采样率时钟,以实现全性能运行。在许多应用中,不需要外部参考或驱动程序组件。
ADC 自动将采样率时钟乘以合适的 LVDS 串行数据速率。提供了用于在输出上捕获数据的数据时钟输出(DCO)和用于发出新输出字节信号的帧时钟输出(FCO)。支持单个通道关断,当所有通道均被禁用时,功耗通常低于 2 mW。
ADC 包含旨在较大化灵活性和较小化系统成本的若干功能,例如可编程输出时钟和数据对齐以及数字测试模式生成。可用的数字测试模式包括内置的确定性和伪随机模式,以及通过串行端口接口(SPI)输入的自定义的用户定义测试模式。
AD9633 采用符合 RoHS 标准的 48 引脚 LFCSP 封装。它可在 −40°C 至 +85°C 的工业温度范围内工作。本产品受美国专利保护。
应用
- 医疗超声
- 高速成像
- 正交射频接收器
- 多元化射频接收器
- 测试设备
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
AD9633
文档
筛查
1 应用
数据手册
1
用户手册
1
WIKI
评估设计文件
1
xls
应用笔记
24
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
产品技术资料帮助
ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。
参考资料
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD9633BCPZ-105 | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) |
|
|
AD9633BCPZ-125 | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) |
|
|
AD9633BCPZ-80 | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) |
|
|
AD9633BCPZRL7-105 | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) |
|
|
AD9633BCPZRL7-125 | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) |
|
|
AD9633BCPZRL7-80 | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) |
|
- AD9633BCPZ-105
- 引脚/封装图-中文版
- 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9633BCPZ-125
- 引脚/封装图-中文版
- 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9633BCPZ-80
- 引脚/封装图-中文版
- 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9633BCPZRL7-105
- 引脚/封装图-中文版
- 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9633BCPZRL7-125
- 引脚/封装图-中文版
- 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9633BCPZRL7-80
- 引脚/封装图-中文版
- 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
根据型号筛选
产品型号
产品生命周期
PCN
2月 1, 2024
- 24_0009
Qualification of alternative Wafer Fab for TSMC 0.18um Mixed Signal CMOS Process
AD9633BCPZ-105
量产
AD9633BCPZ-125
量产
AD9633BCPZ-80
量产
AD9633BCPZRL7-105
量产
AD9633BCPZRL7-125
量产
AD9633BCPZRL7-80
量产
5月 23, 2014
- 13_0233
Assembly Transfer of Select 6x6 and 7x7mm LFCSP Products to STATS ChipPAC China.
AD9633BCPZ-105
量产
AD9633BCPZ-125
量产
AD9633BCPZ-80
量产
AD9633BCPZRL7-105
量产
AD9633BCPZRL7-125
量产
AD9633BCPZRL7-80
量产
根据型号筛选
产品型号
产品生命周期
PCN
2月 1, 2024
- 24_0009
Qualification of alternative Wafer Fab for TSMC 0.18um Mixed Signal CMOS Process
AD9633BCPZ-105
量产
AD9633BCPZ-125
量产
AD9633BCPZ-80
量产
AD9633BCPZRL7-105
量产
AD9633BCPZRL7-125
量产
AD9633BCPZRL7-80
量产
5月 23, 2014
- 13_0233
Assembly Transfer of Select 6x6 and 7x7mm LFCSP Products to STATS ChipPAC China.
AD9633BCPZ-105
量产
AD9633BCPZ-125
量产
AD9633BCPZ-80
量产
AD9633BCPZRL7-105
量产
AD9633BCPZRL7-125
量产
AD9633BCPZRL7-80
量产
软件和型号相关生态系统
部分模型 | 产品周期 | 描述 | ||
---|---|---|---|---|
单端转差分放大器3 |
||||
推荐新设计使用 |
超低失真电流反馈型ADC驱动器 |
|||
推荐新设计使用 |
ADA4937-2 超低失真差分模数转换器驱动器 |
|||
推荐新设计使用 |
超低失真差分ADC驱动器(双通道) |
|||
模拟控制可变增益放大器(VGA)1 |
||||
量产 |
内置超低噪声前置放大器和可编程输入电阻(RIN)的四通道VGA |
|||
全差分放大器1 |
||||
推荐新设计使用 |
2.6GHz 超低失真RF/IF差分放大器 |
|||
时钟产生器件6 |
||||
推荐新设计使用 |
1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,8路输出 |
|||
推荐新设计使用 |
1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,5路输出 |
|||
推荐新设计使用 |
1.2 GHz时钟分配IC、2路1.6 GHz输入、分频器、延迟调整、5路输出 |
|||
不推荐用于新设计 |
14路输出、低抖动时钟发生器 |
|||
推荐新设计使用 |
低抖动时钟发生器,提供14路LVPECL/LVDS/HSTL输出或29路LVCMOS输出 |
|||
不推荐用于新设计 |
6路输出、双环路时钟发生器 |
|||
时钟分配器件3 |
||||
推荐新设计使用 |
800 MHz时钟分配IC,分频器,延迟调整,三路输出 |
|||
推荐新设计使用 |
1.6 GHz时钟分配IC、分频器、延迟调整、3路输出 |
|||
推荐新设计使用 |
1.6 GHz时钟分配IC,分频器,延迟调整,两路输出 |
|||
数字控制VGA1 |
||||
过期 |
宽动态范围、高速、数字控制VGA |
找不到您所需的软件或驱动?
申请驱动/软件评估套件 2
HSC-ADC-EVALCZ
基于FPGA的数据采集套件
产品详情
HSC-ADC-EVALCZ高速转换器评估平台使用基于FPGA的缓冲存储器板,采集来自ADI高速模数转换器(ADC)评估板的数字数据块。该板通过USB端口连接到PC,并与VisualAnalog®软件配合使用来快速评估高速ADC的性能。该评估套件设置简单。所需的额外设备包括ADI高速ADC评估板、信号源和时钟源。一旦连接该套件并上电,PC便立即开始评估。
资料
软件
ZIP
29.79 M
ZIP
ZIP
EVAL-AD9633
AD9633评估板
产品详情
AD9253CE01A评估板用于评估AD9253-125和AD9633-125四通道14和12位ADC。本参考设计提供在各种模式和配置下运行该器件所需的全部支持电路。它设计为可直接与HSC-ADC-EVALC的数据捕获卡进行接口,允许用户下载捕获的数据用于分析。Visual Analog软件包用来与器件的硬件部分实现接口,允许用户下载捕获的数据并通过用户友好型图形界面进行分析。同时,SPI控制器软件包也兼容硬件部分,允许用户使用AD9253和AD9633的SPI可编程功能。用户指南UG-328提供用于配置器件进行实验室性能评估的文档和说明。(WIKI知识库)
AD9253和AD9633 数据手册提供了更多有关器件配置和性能的信息,在使用这些工具时应加以参考。所有文档、Visual Analog软件以及SPI控制器均可在高速ADC评估板控制器均可在高速ADC评估板页面上找到。欲了解更多信息,或有任何疑问,请发送电子邮件至highspeed.converters@analog.com.