AD9259

量产

四通道、14位、50 MSPS串行LVDS 1.8 V ADC

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 一个封装中集成4个ADC
  • 功耗:每通道98 mW (50 MSPS)
  • 信噪比(SNR):73 dB(至奈奎斯特频率)
  • ENOB = 12位
  • 无杂散动态范围(SFDR):84 dBc(至奈奎斯特频率)
  • 出色的线性度
    • 差分非线性(DNL):±0.5 LSB(典型值)
    • 积分非线性(INL):±1.5 LSB(典型值)
  • 串行LVDS(ANSI-644,默认)
    • 低功耗,减少信号选项(类似于IEEE 1596.3)
  • 数据时钟输出和帧时钟输出
  • 315 MHz全功率模拟带宽
  • 2 V p-p输入电压范围
  • 1.8 V电源供电
  • 串行端口控制
    • 全芯片及单一通道省电模式
    • 灵活的位定向
    • 生成内置及用户自定义数字测试码
    • 可编程时钟与数据对准
    • 可编程输出分辨率
    • 待机模式

AD9259是一款4通道、14位、50 MSPS模数转换器(ADC),内置片内采样保持电路,专门针对低成本、低功耗、小尺寸和易用性而设计。该产品的转换速率最高可达50 MSPS,具有杰出的动态性能与低功耗特性,对小封装尺寸的应用很有意义。

该ADC要求采用1.8 V单电源供电以及LVPECL/CMOS/LVDS兼容型采样速率时钟信号,以便充分发挥其工作性能。对于大多数应用来说,无需外部基准电压源或驱动器件。

为获得合适的LVDS串行数据速率,该ADC会自动倍乘采样速率时钟。它提供一个数据时钟输出(DCO)用于在输出端捕获数据,以及一个帧时钟输出(FCO)用于发送新输出字节信号。它还支持独立关断各通道;禁用所有通道时,典型功耗低于2 mW。

该ADC内置多种功能特性,可使器件的灵活性达到较佳、系统成本较低,例如可编程时钟与数据对准、生成可编程数字测试码等。可获得的数字测试码包括内置固定码和伪随机码,以及通过串行端口接口(SPI)输入的用户自定义测试码。

AD9259采用符合RoHS标准的48引脚LFCSP封装。额定温度范围为-40℃至+85°C工业温度范围。

产品聚焦

  1. 小尺寸。一个小型封装中集成4个ADC,节省空间。
  2. 低功耗:每通道98 mW (50 MSPS)。
  3. 易于使用。数据时钟输出(DCO)的工作频率高达350 MHz,支持双倍数据速率(DDR)操作。
  4. 使用灵活。SPI控制提供丰富灵活的特性,可满足各种特定系统的需求。
  5. 引脚兼容系列产品,包括AD9287(8位)、AD9219(10位)和AD9228(12位)。

 

应用

  • 医疗成像和无创超声检测
  • 便携式超声和数字波束形成系统
  • 正交无线电接收机
  • 分集无线电接收机
  • 磁带机
  • 光纤网络
  • 测试设备

AD9259
四通道、14位、50 MSPS串行LVDS 1.8 V ADC
AD9259-fbl 30352496AD9259-pc
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

数据手册 1

用户手册 1

应用笔记 15

技术文章 2

评估设计文件 2

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源

找不到您所需的软件或驱动?

申请驱动/软件

硬件生态系统

部分模型 产品周期 描述
差分放大器 3
ADA4938-2 推荐用于新设计 超低失真差分ADC驱动器(双通道)
AD8352 推荐用于新设计 2 GHz超低失真差分射频/中频放大器
ADA4939-2 推荐用于新设计 超低失真差分ADC驱动器
基准电压源 1
ADR130 量产 精密串联模式亚带隙基准电压源
可变增益放大器(VGA) 1
AD8334 量产 内置超低噪声前置放大器和可编程输入电阻(RIN)的四通道VGA
扇出缓冲器和分路器 2
ADCLK905 推荐用于新设计 超快型SiGe ECL时钟/数据缓冲器
ADCLK846 推荐用于新设计 1.8 V、6 LVDS/12 CMOS输出低功耗时钟扇出缓冲器
时钟IC 6
AD9510 推荐用于新设计 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,8路输出
AD9511 推荐用于新设计 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,5路输出
AD9512 推荐用于新设计 1.2 GHz时钟分配IC、2路1.6 GHz输入、分频器、延迟调整、5路输出
AD9513 推荐用于新设计 800 MHz时钟分配IC,分频器,延迟调整,三路输出
AD9514 推荐用于新设计 1.6 GHz时钟分配IC、分频器、延迟调整、3路输出
AD9515 推荐用于新设计 1.6 GHz时钟分配IC,分频器,延迟调整,两路输出
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

Virtual Eval - BETA

Virtual Eval是一款网络应用程序,可帮助设计人员评估ADC和DAC产品。 利用ADI公司服务器上的详细模型,Virtual Eval在几秒内可仿真关键部件的性能特征。 对工作条件(如输入音和外部抖动)以及器件特性(如增益或数字下变频)进行配置。 性能特征包括噪声、失真和分辨率、FFT、时序图、频率响应图等。

打开工具

AD9259 Simulink ADIsimADC Model

打开工具

AD9259 IBIS Models 1

Visual Analog

对于正在选择或评估高速ADC的设计工程师,VisualAnalog™是一个将一组功能强大的仿真和数据分析工具与一个用户友好的图形界面集成在一起的软件包。

打开工具

评估套件

eval board
HSC-ADC-EVALCZ

基于FPGA的数据采集套件

特性和优点

  • 64kB FIFO深度
  • 适用于单通道和多通道ADC
  • 与VisualAnalog®软件配合使用
  • 基于Virtex-4 FPGA
  • 可能需要适配器,才能与某些ADC评估板接口
  • 允许对SPI控制进行编程 每个通道的DDR编码速率高达644 MSPS SDR / 800MSPS
  • 每个通道的DDR编码速率

产品详情

HSC-ADC-EVALCZ高速转换器评估平台使用基于FPGA的缓冲存储器板,采集来自ADI高速模数转换器(ADC)评估板的数字数据块。该板通过USB端口连接到PC,并与VisualAnalog®软件配合使用来快速评估高速ADC的性能。该评估套件设置简单。所需的额外设备包括ADI高速ADC评估板、信号源和时钟源。一旦连接该套件并上电,PC便立即开始评估。

eval board
EVAL-AD9259

AD9259 评估板

产品详情

AD9259-50KITZ转接评估板用于评估四通道14位ADC AD9259。本参考设计提供在各种模式和配置下运行器件所需的全部支持电路。它设计为可直接与HSC-ADC-EVALCZ的数据捕获卡进行接口,允许用户下载捕获的数据用于分析。Visual Analog软件包用来与器件的硬件部分实现接口,允许用户下载捕获的数据并通过用户友好型图形界面进行分析。同时,SPI控制器软件包也兼容硬件部分,允许用户使用AD9259的SPI可编程功能。

AD9259数据手册提供了更多有关器件配置和性能的信息,在使用这些工具时应加以参考。所有文档、Visual Analog软件以及SPI控制器均可在高速ADC评估板页面上找到。欲了解更多信息,或有任何疑问,请发送电子邮件至highspeed.converters@analog.com

HSC-ADC-EVALCZ
基于FPGA的数据采集套件
High_Speed_ADC_evalboard_05
EVAL-AD9259
AD9259 评估板
AD9259-50EBZ Evaluation Board AD9259-50EBZ Evaluation Board - Top View AD9259-50EBZ Evaluation Board - Bottom View HSC-ADC-FIFO5-INTZ Interposer Board HSC-ADC-FIFO5-INTZ Interposer Board - Top View AD9259-50EBZKIT AD9259-50EBZKIT - Top View

最新评论

需要发起讨论吗? 没有关于 AD9259的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览