LTC3413
Info: : 製造中
searchIcon
cartIcon

LTC3413

DDR/QDRメモリ終端用、3A、2MHzモノリシック同期整流式レギュレータ

すべて表示 showmore-icon

Info: : 製造中 tooltip
Info: : 製造中 tooltip
製品の詳細

質問する

modal close icon

以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。

検索

search button redirect icon

その他のサポート

サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。

ADIサポート・ページはこちら
Engineer Zone Icon

ADIコミュニティに問い合わせる。

EngineerZoneコミュニティはこちら

Tool_OpenIcon

よく聞かれる質問(FAQ)

製品モデル 4
1Ku当たりの価格 最低価格:$5.27
特長
  • 高効率:最大90%
  • 出力電流:±3A
  • 対称のソース/シンク出力電流制限
  • 低RDS(ON)スイッチを内蔵:85mΩ
  • ショットキー・ダイオードが不要
  • 入力電圧範囲:2.25V~5.5V
  • VOUT=VREF/2
  • 出力電圧精度:±1%
  • プログラム可能なスイッチング周波数:最大2MHz
  • パワーグッド出力電圧モニタ
  • 熱保護機能
  • 16ピンTSSOP露出パッド・パッケージ
製品概要
show more Icon

LTC3413は、固定周波数電流モード・アーキテクチャを採用した、高効率モノリシック同期整流式降圧DC/DC コンバータです。2.25V~5.5Vの入力電圧で動作し、最大3Aのソースまたはシンク出力電流で(0.5)VREFに等しい安定化出力電圧を供給します。分圧器を内蔵しているので部品数が低減され、リファレンス電圧を1/2にするための外付け抵抗が不要です。オン抵抗が85mΩの同期整流式パワー・スイッチを内蔵ているので、効率が向上し、外付けショットキー・ダイオードが不要です。また、最大2MHのスイッチング周波数を外付け抵抗で設定できます。

LTC3413は強制連続動作によってノイズとRF干渉を低減します。ソースまたはシンクのいずれの動作中にも出力電流を制限する過電流コンパレータにより、フォールト保護を行います。補償を調整可能なので、広範な負荷と出力コンデンサに対し過渡応答を最適化することができます。


アプリケーション

  • バス終端:DDRおよびQDRメモリ、SSTL、HSTL など
  • ノートブック・コンピュータ
  • 配電システム

質問する

modal close icon

以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。

検索

search button redirect icon

その他のサポート

サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。

ADIサポート・ページはこちら
Engineer Zone Icon

ADIコミュニティに問い合わせる。

EngineerZoneコミュニティはこちら

Tool_OpenIcon

よく聞かれる質問(FAQ)

製品モデル 4
1Ku当たりの価格 最低価格:$5.27

利用上の注意

close icon

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

ドキュメント

ドキュメント

アナログ・デバイセズは、最高レベルの品質と信頼性を満たす製品を供給することを常に最重要視しています。これを実現するため、製品、プロセス設計、更には製造プロセスに対しあらゆる観点から品質と信頼性のチェックを行っています。アナログ・デバイセズでは出荷製品に対する「ゼロ・ディフェクト」を常に目指しています。詳細については、アナログ・デバイセズの品質および信頼性プログラム、認証のページを参照してください。
製品モデル ピン/パッケージ図 資料 CADシンボル、フットプリント、および3Dモデル
LTC3413EFE#PBF
  • HTML
  • HTML
LTC3413EFE#TRPBF
  • HTML
  • HTML
LTC3413IFE#PBF
  • HTML
  • HTML
LTC3413IFE#TRPBF
  • HTML
  • HTML

モデルでフィルタ

reset

重置过滤器

製品モデル

製品ライフサイクル

PCN

4 6, 2022

- 22_0068

Laser Top Mark for ETSSOP and TSSOP Packages Assembled in ADPG [PNG] and UTL

LTC3413EFE#PBF

製造中

LTC3413EFE#TRPBF

製造中

LTC3413IFE#PBF

製造中

LTC3413IFE#TRPBF

製造中

モデルでフィルタ

reset

重置过滤器

製品モデル

製品ライフサイクル

PCN

4 6, 2022

- 22_0068

arrow down

Laser Top Mark for ETSSOP and TSSOP Packages Assembled in ADPG [PNG] and UTL

LTC3413EFE#PBF

製造中

LTC3413EFE#TRPBF

製造中

LTC3413IFE#PBF

製造中

LTC3413IFE#TRPBF

製造中

ソフトウェアおよび製品のエコシステム

ソフトウェアおよび製品のエコシステム

評価用キット

評価用キット 1

reference details image

DC492A

LTC3413EFE | ±3A Monolithic DDR Memory Termination Supply, VIN = 2.25V to 5.5V, VOUT = VREF/2 ±3A

zoom

DC492A

LTC3413EFE | ±3A Monolithic DDR Memory Termination Supply, VIN = 2.25V to 5.5V, VOUT = VREF/2 ±3A

LTC3413EFE | ±3A Monolithic DDR Memory Termination Supply, VIN = 2.25V to 5.5V, VOUT = VREF/2 ±3A

製品の詳細

DC492A: Demo Board for the LTC3413 3A, 2MHz Monolithic Synchronous Regulator for DDR/QDR Memory Termination.

ツールおよびシミュレーション

ツールおよびシミュレーション 1

LTspice®は、無料で提供される強力で高速な回路シミュレータと回路図入力、波形ビューワに改善を加え、アナログ回路のシミュレーションを容易にするためのモデルを搭載しています。

 

リファレンス・デザイン

リファレンス・デザイン 2

DK-START-3C25N Kit

zoomopens a dialog

altera-cyclone-iii-fpga-starter-kit

altera-cyclone-iii-fpga-starter-kit

Circuits from the Lab®

tooltip Info:Circuits from the Lab®

機能と利点

  • Analog Devices has worked closely with FPGA and processor manufacturers to develop verified power solutions that optimize cost, size and efficiency in high performance applications
  • Our reference designs are supported by an intuitive design tool set and IP
  • Our team can provide designs for quick prototypes that can speed time to market in the most complex applications
詳細なリファレンス・デザインを表示 external link
View 1

zoomopens a dialog

altera-nios-ii-embedded-evaluation-kit-cyclone-iii-edition

altera-nios-ii-embedded-evaluation-kit-cyclone-iii-edition

Circuits from the Lab®

tooltip Info:Circuits from the Lab®

機能と利点

  • Analog Devices has worked closely with FPGA and processor manufacturers to develop verified power solutions that optimize cost, size and efficiency in high performance applications
  • Our reference designs are supported by an intuitive design tool set and IP
  • Our team can provide designs for quick prototypes that can speed time to market in the most complex applications
詳細なリファレンス・デザインを表示 external link

最近閲覧した製品