ADN4661

製造中

差動ドライバー、高速、シングル、3V・LVDS、CMOS

利用上の注意

本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.J)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。

Viewing:

製品情報

  • 出力ピンの±15kV・ESD保護
  • スイッチング・レート: 600 Mbps (300 MHz)
  • フロー・スルー・ピン配置によりPCBレイアウトを簡素化
  • 差動スキュー: 300 ps (typ)
  • 最大差動スキュー: 700 ps
  • 最大伝搬遅延: 1.5 ns
  • 電源電圧: 3.3 V
  • ±355mV 差動シグナリング
  • 低消費電力23mW (typ)
  • 既存5 V LVDSレシーバと互換
  • TIA/EIA-644 LVDS規格に準拠
  • 動作温度範囲: −40°C~+85°C

ADN4661は、シングルのCMOS低電圧差動シグナリング(LVDS)ライン・ドライバであり、600Mbps(300 MHz)を超えるデータ・レートと超低消費電力を提供します。この製品はフロー・スルー・ピン配置を採用しているため、PCBレイアウトおよび入力信号と出力信号の分離が容易になります。

このデバイスは低電圧TTL/CMOSロジック信号を入力して、ツイストペア・ケーブルのような伝送媒体を駆動する±3.1mAの差動電流出力に変換します。伝送される信号は、受信端での終端抵抗間で標準的に±355mVの差動電圧を作ります、これはライン・レシーバによってTTL/CMOSのロジックレベルに変換され戻すことになります。

ADN4661とこれと対になるLVDSレシーバの組み合わせは、高速なポイントtoポイント・データ伝送に対する新しいソリューションを提供し、ECL (エミッター・カップルド・ロジック)またはPECL (ポジティブ・エミッター・カップルド・ロジック)に対する低消費電力の代替品を提供します。

アプリケーション

  • バック・プレーン・データ伝送
  • ケーブル・データ伝送
  • クロック分配
  • ADN4661
    差動ドライバー、高速、シングル、3V・LVDS、CMOS
    ADN4661-fbL ADN4661 Typical Application Circuit
    myAnalogに追加

    myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

    新規プロジェクトを作成
    質問する
    サポート

    アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


    ドキュメント

    さらに詳しく
    myAnalogに追加

    myAnalogのリソース・セクション、既存/新規プロジェクトにメディアを追加する。

    新規プロジェクトを作成

    ツールおよびシミュレーション

    ADN4661 IBIS Model 1


    評価用キット

    eval board
    EVAL-FMCDAQ3-EBZ

    High speed data acquisition FMC board

    機能と利点

    • Provides two channels of ADC and two channels of DAC with full synchronization capabilities
    • FMC-compatible form factor
    • Powered from single FMC connector

    製品詳細

    The AD-FMCDAQ3-EBZ module is comprised of the AD9680 dual, 14-bit, 1.25 GSPS, JESD204B ADC, the AD9152 dual, 16-bit, 2.5 GSPS, JESD204B DAC, the AD9528 clock, and power management components. It is clocked by an internally generated carrier platform via the FMC connector, comprising a completely self-contained data acquisition and signal synthesis prototyping platform. In an FMC footprint (84 mm × 69 mm), the module’s combination of wideband data conversion, clocking, and power closely approximates real-world hardware and software for system prototyping and design, with no compromise in signal chain performance.


    Applications

    • Electronic test and measurement equipment
    • General-purpose software radios
    • Radar systems
    • Ultra-wideband satellite receivers
    • Signals intelligence (SIGINT)
    • Point to point communication systems
    • DOCSIS 3.0 CMTS and HFC networks
    • Multiple input/multiple output (MIMO) radios
    • Automated test equipment

    eval board
    AD-FMCDAQ2-EBZ

    AD-FMCDAQ2-EBZ評価用ボード

    機能と利点

    • 回路図、レイアウト、部品表、ガイバー・ファイル、HDL、Linux®ドライバ、IIOオシロスコープ、VisualANALOGを同梱
    • FMC互換のフォーム・ファクタ
    • FMCコネクタを通じて給電
    • 完全な同期機能を持つ2チャンネルADCおよび2チャンネルDACを内蔵

    製品詳細

    AD-FMCDAQ2-EBZモジュールは、AD9680(デュアル、14ビット、1.0GSPSのJESD204B ADC)、AD9144(クワッド、16ビット、2.8GSPSのJESD204B DAC)、AD9523-1(14出力、1GHzクロック)、およびパワー・マネージメント部品で構成されています。このモジュールは、FMCコネクタを介して内部生成キャリア・プラットフォームによってクロックされ、完全に自己完結型のデータ・アクイジションおよびシグナル合成のプロトタイピング・プラットフォームを構成します。FMCのフットプリントで(84mm × 69mm)、モジュールの広帯域データ変換、クロック、電力の組み合わせが現実のハードウェアおよびソフトウェアに非常に近いものになっているため、シグナル・チェーン性能を損なうことなくシステムのプロトタイピングと設計を行うことができます。

    アプリケーション

    • 電子試験装置および計測装置
    • 汎用ソフトウェア無線
    • レーダー・システム
    • 超広帯域衛星受信機
    • ポイントtoポイント通信システム

    eval board
    AD-FMCOMMS1-EBZ

    FPGA Mezzanine Card for Wireless Communications

    機能と利点

    • Includes schematics, layout, BOM, Gerber files, HDL, Linux® drivers, IIO Oscilloscope, VisualANALOG
    • FMC-compatible form factor
    • Powered from FMC connector
    • Provides one channel of ADC and one channel of DAC with full synchronization capabilities

    製品詳細

    This board is no longer available for ordering.

    The AD-FMCOMMS1-EBZ high-speed analog module is designed to showcase the latest generation high-speed data converters. The AD-FMCOMMS1-EBZ provides the analog front-end for a wide range of compute-intensive FPGA-based radio applications.

    The AD-FMCOMMS1-EBZ is an analog front end hardware platform that addresses a broad range of research, academic, industrial and defense applications. The AD-FMCOMMS1-EBZ enables RF applications from 400MHz to 4 GHz. The module is customizable to a wide range of frequencies by software without any hardware changes, providing options for GPS or IEEE 1588 Synchronization, and MIMO configurations.

    When combined with the Xilinx ZYNQ® Software-Defined Radio Kit, AD-FMCOMMS1-EBZ enables a variety of wireless communications functions at the physical layer, from baseband to RF. With up to 4 GB of flash storage space, 512 MB of RAM, Gigabit Ethernet interface (depending on the base platform) and a Linux image built specifically for the AD-FMCOMMS1-EBZ, you can get everything you need for a easy out of the box experience. The platform offers enough flexibility for many applications, and supports streaming data, and standard web interfaces to analyze transmitted RF data.

    Applications

    • Electronic test and measurement equipment
    • General-purpose software radios
    • Radar systems
    • Ultra wideband satellite receivers
    • Point to point communication systems

    EVAL-FMCDAQ3-EBZ
    High speed data acquisition FMC board
    FMCDAQ3 Block Diagram FMCDAQ3 (top)
    AD-FMCDAQ2-EBZ
    AD-FMCDAQ2-EBZ評価用ボード
    AD-FMCDAQ2-EBZ Block Diagram AD-FMCDAQ2-EBZ - top view AD-FMCDAQ2-EBZ - bottom view
    AD-FMCOMMS1-EBZ
    FPGA Mezzanine Card for Wireless Communications
    AD-FMCOMMS1-EBZ Block Diagram

    リファレンス・デザイン

    Figure 1. CN0577 Simplified Block Diagram
    CN0577 Circuits from the Lab®

    シリアルLVDS SAR ADC用のアナログ・フロント・エンドおよびデジタル・インターフェース

    機能と利点

    • 18ビット分解能、15MSPSデータ・アクイジション・システム
    • 任意の電圧入力をサポート
    • クロッキングと電源に必要な全ての機能がオンボード
    • FPGAインターフェース用FMCコネクタ
    CN0577
    シリアルLVDS SAR ADC用のアナログ・フロント・エンドおよびデジタル・インターフェース
    Figure 1. CN0577 Simplified Block Diagram
    EVAL-CN0577-FMCZ
    EVAL-CN0577-FMCZ - Top View
    EVAL-CN0577-FMCZ - Bottom View

    最新のディスカッション

    最近表示した製品