ADF4382

新規設計に推奨

VCO内蔵マイクロ波広帯域シンセサイザ

利用上の注意

本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.J)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。

Viewing:

製品情報

  • 出力周波数範囲:687.5MHz~22GHz
  • 20GHzでの積分RMSジッタ = 20fs(積分帯域幅:100Hz~100MHz)
  • 20GHzでの積分RMSジッタ = 31fs(ADC S/N比法)
  • VCO高速キャリブレーション時間:1μs未満
  • VCO自動キャリブレーション時間:100μs未満
  • 位相ノイズ・フロア:20GHzで−156dBc/Hz
  • PLL仕様:
    • -239dBc/Hz:正規化された帯域内位相ノイズ・フロア
    • -287dBc/Hz:正規化された帯域内1/fノイズ
    • 最大位相/周波数検出器入力周波数:625MHz
    • リファレンス入力周波数:4.5GHz
    • fPFDスプリアス(代表値):−90dBc
  • リファレンスと出力の間の遅延仕様
    • 伝搬遅延の温度係数:0.06ps/°C
    • 調整ステップ・サイズ:1ps未満
  • マルチチップ出力位相アライメント
  • 3.3Vおよび5Vの電源
  • ADIsimPLL™ループ・フィルタ設計ツール対応
  • 7mm × 7mm、48端子LGA
  • 動作温度範囲:−40°C~+105°C

ADF4382は、高性能、超低ジッタのフラクショナルNフェーズ・ロック・ループ(PLL)です。電圧制御発振器(VCO)を内蔵しており、データ・コンバータ・クロック・アプリケーションまたは5Gアプリケーションの局所発振器(LO)生成に適しています。この高性能PLLは、−239dBc/Hzの性能指数、低い1/fノイズ、および高いPFD周波数(インテジャー・モードで625MHz)を持ち、極めて小さい帯域内ノイズと積分ジッタを実現できます。ADF4382は11GHz~22GHzの基本オクターブ範囲で周波数を生成できるため、低調波フィルタが不要になります。ADF4382の出力分周器により、687.5MHz~22GHzの完全な出力周波数範囲を生成できます。

複数のデータ・コンバータ・クロック・アプリケーションの場合、ADF4382は、PLLフィードバック・ループに出力分周器を含めることにより、入力リファレンス・エッジに合わせて出力を自動的に調整します。確定的遅延や遅延調整機能が要求されるアプリケーションに対応するために、リファレンスと出力との間の遅延を1ps未満の分解能で調整することができます。複数のデバイスや温度変化に対してリファレンスと出力の間の遅延が維持されるため、予測可能かつ高精度なマルチチップ・アライメントが実現します。

ADF4382のブロック図はシンプルです。単純化されたシリアル・ペリフェラル・インターフェース(SPI)レジスタ・マップ、外部SYNC入力、更にインテジャー・モードとフラクショナル・モードの両方で繰り返し可能なマルチチップ・アライメントによって開発時間を短縮できます。

アプリケーション

  • 高性能データ・コンバータのクロック供給
  • ワイヤレス・インフラストラクチャ(MC-GSM、5G、6G)
  • 試験および計測
  • ADF4382
    VCO内蔵マイクロ波広帯域シンセサイザ
    ADF4382 Functional Block Diagram ADF4382 Pin Configuration
    myAnalogに追加

    myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

    新規プロジェクトを作成
    質問する
    サポート

    アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


    ドキュメント

    さらに詳しく
    myAnalogに追加

    myAnalogのリソース・セクション、既存/新規プロジェクトにメディアを追加する。

    新規プロジェクトを作成

    ソフトウェア・リソース


    ハードウェア・エコシステム

    製品モデル 製品ライフサイクル 詳細
    ADC/DACコンボ・コンバータ 1
    AD9084 新規設計に推奨 Apollo MxFE、16ビット28GSPSクワッドRF DACおよび12ビット20GSPSクワッドRF ADC
    クロックIC 2
    HMC7044B 新規設計に推奨 JESD204BおよびJESD204Cをサポートする高性能、3.2GHz、14出力ジッタ減衰器
    ADF4030 新規設計に推奨 10チャンネル高精度シンクロナイザ
    コンパレータ 1
    LTC6957 位相ノイズの小さいデュアル出力バッファ/ドライバ/ロジック・コンバータ
    リニア・レギュレータ 3
    LT3041 新規設計に推奨 20V、1A、超低ノイズ、超高PSRRのVIOC制御搭載リニア電圧レギュレータ
    LT3045 新規設計に推奨 20V、500mA、超低ノイズ、超高PSRRのリニア・レギュレータ
    LT3042 新規設計に推奨 20V、200mA、超低ノイズ、超高PSRRのRFリニア・レギュレータ
    Modal heading
    myAnalogに追加

    myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

    新規プロジェクトを作成

    ツールおよびシミュレーション

    ADIsimPLL™

    ADIsimPLLは、アナログ・デバイセズの新しい高性能PLL製品の迅速で信頼性の高い評価を可能にします。これは、現在利用できる最も包括的なPLLシンセサイザ設計およびシミュレーション・ツールです。実施されるシミュレーションには、PLL性能に影響を与える重要な非線形効果がすべて含まれます。ADIsimPLLは、設計プロセスから1回以上の反復作業を削除し、設計から市場投入までの時間を短縮します。

    ツールを開く

    IBISモデル 1

    LTspice

    LTspice®は、無料で提供される強力で高速な回路シミュレータと回路図入力、波形ビューワに改善を加え、アナログ回路のシミュレーションを容易にするためのモデルを搭載しています。

     


    評価用キット

    eval board
    EVAL-ADF4382

    ADF4382(VCO内蔵、マイクロ波広帯域シンセサイザ)の性能評価

    機能と利点

    • ADF4382(VCO内蔵の周波数シンセサイザ)、ループ・フィルタ、USBインターフェース、オンボード・リファレンス発振器、伝搬遅延キャリブレーション・パス、および電圧レギュレータが搭載された自己完結型評価用ボード
    • Windows®ベースのソフトウェアを使用して、シンセサイザの機能をPCから制御可能
    • 6Vの外部電源

    製品詳細

    EV-ADF4382SD1Zでは、フェーズロック・ループ(PLL)用の電圧制御発振器(VCO)を内蔵したADF4382周波数シンセサイザの性能を評価できます。この評価用ボードの写真は、ユーザ・ガイドの図1を参照してください。EV-ADF4382SD1Zには、VCOを内蔵したADF4382周波数シンセサイザ、USBインターフェース、電源コネクタ、オンボード・リファレンス発振器、伝搬遅延キャリブレーション・パス、およびSMA(Subminiature Version A)コネクタが含まれています。EV-ADF4382SD1Zの出力は50Ωの伝送ラインとACカップリングされており、50Ωインピーダンス測定器の駆動に適しています。

    EV-ADF4382SD1ZにはSDP-Sコントローラ・ボードが必要です(この評価用ボード・キットには付属していません)。SDP-Sによって、アナログ・デバイセズのACEソフトウェアを使用したEV-ADF4382SD1Zのソフトウェア・プログラミングが可能になります。

    ADF4382周波数シンセサイザの詳細な仕様は、ADF4382のデータシートに記載されています。EVADF4382SD1Zを使用する際は、このユーザ・ガイドと併せて参照してください。

    ADXBAND16EBZ

    16Tx/16Rx Direct X-Band Sampled Phased-Array/RADAR/SATCOM Development Platform

    機能と利点

    ADXBAND16EBZ Digitizing Card
    • Multi-Channel, Wideband System Development Platform Using Apollo (AD9084)
    • Mates With Xilinx VCU118 Evaluation Board (Not Included)
    • 16x RF Receive (Rx) Channels
      • Total 16x 8GSPS to 20GSPS ADC
      • Digital Down Converters (DDCs), Each Including Complex Numerically-Controlled Oscillators (NCOs)
      • Programmable Finite Impulse Response Filters (pFIRs)
      • Complex Finite Impulse Response Filters (CFIRs)
    • 16x RF Transmit (Tx) Channels
      • Total 16x 8GSPS to 28GSPS DAC
      • Digital Up Converters (DUCs), Each Including Complex Numerically-Controlled Oscillators (NCOs)
      • Programmable Finite Impulse Response Filters (pFIRs)
      • Complex Finite Impulse Response Filters (CFIRs)
    • Flexible Rx & Tx RF Front-Ends
      • Rx: Filtering, Amplification, Digital Step Attenuation for Gain Control
      • Tx: Filtering, Amplification
    • Flexible Clock Distribution
      • On-Board Clock Distribution from Single External 400MHz Reference
      • Support for External Converter Clock per AD9084 via solder rework
    • On-Board Power Regulation from Single 12V Power Adapter (Included)
    16Tx / 16Rx Calibration Board
    • Mates to ADXBAND16EBZ Digitizing Card & VCU118 PMOD Interface (Cable Included)
    • Provides Both Individual Adjacent Channel Loopback and Combined Channel Loopback Options
    • Combined Tx Channels Out Option
    • Combined Rx Channels In Option
    Software Features and Benefits

    Easy Control Tools and Platform Interfaces to Simplify Software Framework Developments:

    • IIO Oscilloscope GUI
    • MATLAB Add-Ons & Example Scripts
    • Example HDL Builds including JESD204C Bring-Up
    • Embedded Software Solutions for Linux and Device Drivers
    Software Reference Design Examples for ADEF Applications to Reduce Prototyping Time:
    • Multi-Chip Synchronization for Power-Up Phase Determinism
    • System-Level Amplitude/Phase Alignment Using NCOs
    • Low-Latency ADC-to-DAC Loopback Bypassing JESD Interface
    • pFIR Control for Broadband Channel-to-Channel Amplitude/Phase Alignment
    • Fast-Frequency Hopping

    製品詳細

    The ADXBAND16EBZ contains four AD9084 mixed‑signal front‑end devices, including the RF front end, clocking, and power circuitry. The ADXBAND16EBZ serves as a complete system solution targeting common applications such as phased‑array radars, wideband systems, and ground‑based SATCOM. Its primary target application is a 16‑Tx/16‑Rx direct X‑band sampling phased array.

    The platform is intended as a testbed for demonstrating multi‑chip synchronization, as well as implementing system‑level calibrations, beamforming algorithms, and other signal‑processing techniques. The system is designed to interface with the VCU118 Evaluation Board from Xilinx®, which features the Virtex® UltraScale+™ XCVU9P FPGA, along with provided reference software, HDL code, and MATLAB system‑level interfaces.

    A 16‑Tx/16‑Rx Calibration Board can be used to develop system‑level calibration algorithms, including demonstrations of power‑up phase determinism. The Calibration Board provides improvements in combined‑channel dynamic range, spurious performance, and phase noise, and can be controlled via a MATLAB add‑on when connected to the PMOD interface of the VCU118.

    EVAL-ADF4382
    ADF4382(VCO内蔵、マイクロ波広帯域シンセサイザ)の性能評価
    EVAL-ADF4382 Board Photo Angle View EVAL-ADF4382 Board Photo Top View
    ADXBAND16EBZ
    16Tx/16Rx Direct X-Band Sampled Phased-Array/RADAR/SATCOM Development Platform

    最新のディスカッション

    最近表示した製品