HMC7044B
新規設計に推奨JESD204BおよびJESD204Cをサポートする高性能、3.2GHz、14出力ジッタ減衰器
- 製品モデル
- 2
- 1Ku当たりの価格
- 最低価格:$15.69
製品の詳細
- 超低実効値ジッタ:2457.6MHzで44fs(代表値)(12kHz~20MHz)
- ノイズ・フロア:−156dBc/Hz(2457.6MHz)
- 低位相ノイズ:−141.7dBc/Hz(800kHz、983.04MHz出力)
- PLL2から最大14のLVDS、LVPECL、またはCMLタイプのデバイス・クロック(DCLK)
- CLKOUTx/CLKOUTxおよびSCLKOUTx/SCLKOUTx周波数:最大3200MHz
- JESD204BおよびJESD204C準拠のシステム・リファレンス(SYSREF)パルス
- 狭帯域デュアル・コアVCO
- 25psのアナログ遅延と½VCOサイクルのデジタル遅延を14の各クロック出力チャンネルに個別に設定可能
- 消費電力に対する位相ノイズをSPIでプログラム可能
- SYSREF有効割込みでJESD204BとJESD204Cの同期を簡素化
- 最大2つのバッファ付き電圧制御水晶発振器(VCXO)出力
- LVDS、LVPECL、CMOS、CMLの各モードで最大4つの入力クロック
- 周波数ホールドオーバー・モードによって出力周波数を維持
- 信号喪失(LOS)検出とヒットレス・リファレンス・スイッチング
- 4個のGPIOアラーム/状態インジケータでシステムの動作状態を確認
- 外部VCO入力により最大6000MHzに対応
- 優れたPSRRを実現する内蔵レギュレータ
- 68ピン、10mm × 10mm LFCSPパッケージ
HMC7044BはHMC7044の改良版であり、パラレルまたはシリアル(JESD204BおよびJESD204Cタイプ)インターフェースを備えた高速データ・コンバータのリファレンス選択と超低位相ノイズ周波数の生成を実行できる高性能デュアル・ループ整数Nジッタ減衰器です。HMC7044Bでは、温度や電源電圧など、エッジ・ケースでの出力の位相調整が改善されています。HMC7044Bは、2つの整数モードPLLと、それぞれ約2.5GHzと3GHzの広いチューニング範囲でSPI選択可能なオーバーラップ・オンチップVCOを備えています。このデバイスはGSMおよびLTEの基地局設計の要件を満たすように設計されており、広範なクロック管理と分配機能を提供し、ベースバンドと無線カードのクロック・ツリーの設計を簡素化します。HMC7044Bは14の設定可能な低ノイズ出力を備え、データ・コンバータ、フィールド・プログラマブル・ゲート・アレイ(FPGA)、ミキサー・ローカル・オシレータ(LO)など、様々なコンポーネントとの柔軟なインターフェースを提供します。
HMC7044BのDCLKクロック出力とSYSREFクロック出力は、CML、LVDS、LVPECL、LVCMOSなどの信号規格や各種のバイアス設定に合わせて構成できるため、様々なボードの挿入損失を相殺することが可能です。
アプリケーション
- JESD204BおよびJESD204Cのクロック生成
- セルラのインフラストラクチャ(マルチキャリアGSM、LTE、W-CDMA)
- データ・コンバータのクロック駆動
- マイクロ波ベースバンド・カード
- フェーズ・アレイのリファレンス分配
ドキュメント
データシート 2
ユーザ・ガイド 1
技術記事 2
ビデオ 2
デバイス・ドライバ 1
製品選択ガイド 1
Analog Dialogue 3
Thought Leadership Page 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
HMC7044BLP10BE | 68-Lead QFN (10mm x 10mm w/ EP) | ||
HMC7044BLP10BETR | 68-Lead QFN (10mm x 10mm w/ EP) |
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
デバイス・ドライバ 1
評価用ソフトウェア 0
ハードウェア・エコシステム
ツールおよびシミュレーション
IBISモデル 1
ADIsimCLK
ツールを開く