-
ADF4110/ADF4111/ADF4112/ADF4113: PLL周波数シンセサイザ (Rev. C)9/3/2008PDF219 kB
製品概要
機能と利点
- ADF4110:550MHz
- ADF4111:1.2GHz
- ADF4112:3.0GHz
- ADF4113:4.0GHz
- 電源電圧:+2.7~+5.5V
- 別のVpにより、3Vシステムの電圧調整幅が拡大
- プログラマブルなデュアル係数プリスケーラ:8/9、16/17、32/33、64/65
- プログラマブルなチャージ・ポンプ電流
- プログラマブルなアンチバックラッシュ・パルス幅
- 3線式シリアル・インターフェース
- デジタル・ロック検出
- パワーダウン・モード
製品概要
ADF4110ファミリーは周波数シンセサイザで、ワイヤレス・レシーバ/トランスミッタのアップコンバージョン/ダウンコンバージョン部で局部発振器を実現します。ADF4110ファミリーは、ローノイズのデジタルPFD(位相周波数検出器)、高精度のチャージ・ポンプ、プログラマブルなリファレンス・デバイダ、プログラマブルなAカウンタとBカウンタ、およびデュアル係数プリスケーラ(P/P+1)で構成されます。デュアル係数プリスケーラ(P/P+1)にAカウンタ(6ビット)とBカウンタ(13ビット)を追加することで、Nデバイダ(N=BP+A)が実現します。さらに14ビットのリファレンス・カウンタ(Rカウンタ)により、PFD入力におけるREFIN周波数が選択可能です。シンセサイザを外付けのループ・フィルタおよびVCO(電圧制御発振器)と組み合わせて使用すれば、完全なPLL(フェーズ・ロック・ループ)になります。
すべてのオンチップ・レジスタは、シンプルな3線式インターフェース経由で制御します。本品は2.7~5.5Vの電源電圧で動作し、使用しないときにはパワーダウンできます。
アプリケーション
- 移動通信基地局(GSM、PCS、DCS、W-CDMA)
- 携帯端末(GSM、PCS、DCS、W-CDMA)
- ワイヤレスLAN
- 通信機の試験装置
- CATV装置
製品カテゴリ
製品ライフサイクル
製造中
この製品ファミリーの1つ以上の型番が生産/供給中です。新規の設計に適していますが、より新しい代替製品を提供している場合があります。
評価キット (1)
参考資料
-
AN-873: ADF4xxx PLLシンセサイザ・ファミリーでのロック検出 (Rev. 0)12/6/2006PDF349 kB
-
Ask the Applications Engineer - PLL Synthesizers (Rev. AN-30)12/6/2004PDF184 kB
-
UG-161: PLL Frequency Synthesizer Evaluation Board9/14/2015PDF238 kB
-
UG-476: PLL Software Installation Guide8/10/2015PDF520 kB
-
UG-164: 1750 MHz Evaluation Board for the PLL Frequency Synthesizer8/4/2011PDF189 kB
-
UG-163: GSM900 Evaluation Board for PLL Frequency Synthesizer5/23/2011PDF200 kB
-
PLL/シンセサイザ1/1/2000PDF
-
FAQ7/26/2017
-
RF/マイクロ波/ミリ波IC セレクション・ガイド11/2/2022PDF7 M
-
高電圧VCOを用いた高性能フェーズ・ロックド・ループの設計12/1/2009 アナログ・ダイアログ
-
Ask the Applications Engineer—30: PLL Synthesizers5/1/2002 アナログ・ダイアログ
-
Phase-Locked Loops for High-Frequency Receivers and Transmitters - Part 37/1/1999 アナログ・ダイアログ
-
高周波レシーバー/トランスミッタ向けのPLL【Part 2】5/1/1999 アナログ・ダイアログ
-
高周波レシーバー/トランスミッタ向けのPLL【Part 1】3/1/1999 アナログ・ダイアログ
ツールおよびシミュレーション
設計ツール
アナログ・デバイセズのADIsimRF設計ツールは、カスケード・ゲインやノイズ指数、IP3、P1dB、総合消費電力などRFシグナル・チェーン内の最も重要なパラメータの計算を行います。
アナログ・デバイセズの新しい高性能PLL製品を迅速かつ確実に評価できるツールです。現在利用できるツールの中で、最も総合的なPLLシンセサイザーの設計/シミュレーション・ツールです。実施されるシミュレーションには、主要な非線形効果が含まれており、これはPLLの性能に大きく影響を及ぼします。ADIsimPLLによって、設計プロセスの繰り返し作業が1つ以上排除されるため、設計から製品の市場投入までの期間が大幅に短縮することができます。
おすすめ製品
ADF4113 コンパニオン製品
推奨 Linear Regulators
- For high accuracy, 5V applications: ADP3334.
- For a step up, 3V to 5V regulator: ADP1613.
- For ultralow noise, 3V applications,150 mA output: ADP150.
- For ultalow noise, 3V applications, 200 mA output: ADP151.
推奨 Divide-by-4 Prescaler
- For a low noise, low power, fixed RF block: ADF5001.
推奨 Modulators/Demodulators
推奨 PLL Active Filter
- For an ultralow noise, rail-to-rail amplifier: OP184.
評価用ボード
表示されている価格は、1個あたりの価格です。
analog.comサイトから購入できるボードは、最大で2枚までとなります。3枚以上の購入をご希望の場合は、正規販売代理店からご購入ください。
価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。