ADF4112
ADF4112
Info: :
製造中
Info: :
製造中
製品の詳細
お探しの製品ではありませんか
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
特長
- ADF4110:550MHz
- ADF4111:1.2GHz
- ADF4112:3.0GHz
- ADF4113:4.0GHz
- 電源電圧:+2.7~+5.5V
- 別のVpにより、3Vシステムの電圧調整幅が拡大
- プログラマブルなデュアル係数プリスケーラ:8/9、16/17、32/33、64/65
- プログラマブルなチャージ・ポンプ電流
- プログラマブルなアンチバックラッシュ・パルス幅
- 3線式シリアル・インターフェース
- デジタル・ロック検出
- パワーダウン・モード
製品概要
ADF4110ファミリーは周波数シンセサイザで、ワイヤレス・レシーバ/トランスミッタのアップコンバージョン/ダウンコンバージョン部で局部発振器を実現します。ADF4110ファミリーは、ローノイズのデジタルPFD(位相周波数検出器)、高精度のチャージ・ポンプ、プログラマブルなリファレンス・デバイダ、プログラマブルなAカウンタとBカウンタ、およびデュアル係数プリスケーラ(P/P+1)で構成されます。デュアル係数プリスケーラ(P/P+1)にAカウンタ(6ビット)とBカウンタ(13ビット)を追加することで、Nデバイダ(N=BP+A)が実現します。さらに14ビットのリファレンス・カウンタ(Rカウンタ)により、PFD入力におけるREFIN周波数が選択可能です。シンセサイザを外付けのループ・フィルタおよびVCO(電圧制御発振器)と組み合わせて使用すれば、完全なPLL(フェーズ・ロック・ループ)になります。
すべてのオンチップ・レジスタは、シンプルな3線式インターフェース経由で制御します。本品は2.7~5.5Vの電源電圧で動作し、使用しないときにはパワーダウンできます。
アプリケーション
- 移動通信基地局(GSM、PCS、DCS、W-CDMA)
- 携帯端末(GSM、PCS、DCS、W-CDMA)
- ワイヤレスLAN
- 通信機の試験装置
- CATV装置
質問する
以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。
その他のサポート
よく聞かれる質問(FAQ)
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
ADF4112
資料
15
Filters
1つが該当
すべて
すべて
データシート
2
ユーザ・ガイド
5
更新 09/14/2015
English
更新 09/02/2011
中国語
UG-161:PLL频率合成器评估板
238 kB
更新 07/19/2011
English
更新 07/19/2011
中国語
UG-162:针对PLL频率合成器的CDMA评估板
187 kB
更新 08/10/2015
English
評価用設計ファイル
1
ZIP
更新 11/09/2020
English
ADF411X - Design Files
769.58 K
製品ハイライト
1
更新 01/01/2000
日本語
アプリケーション・ノート
5
更新 12/06/2004
English
更新 12/30/2009
中国語
AN-30: 应用工程师答问—30
509 kB
更新 12/06/2006
English
更新 09/25/2009
中国語
更新 12/06/2006
日本語
よく聞かれる質問
1
HTML
更新 12/02/2021
日本語
この基準に合致する結果はありません。フィルタをリセットするか別の用語を検索してください
利用上の注意
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。
なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。
ドキュメント
ドキュメント
技術資料
10
データシート 2
ユーザ・ガイド 3
アプリケーション・ノート 2
製品ハイライト 1
評価用設計ファイル 1
よく聞かれる質問 1
ソフトウェアおよび製品のエコシステム
ソフトウェアおよび製品のエコシステム
コンパニオン製品 10
製品モデル | 製品ライフサイクル | 詳細 | ||
---|---|---|---|---|
I/Q復調器1 |
||||
新規設計に推奨 |
直交復調器、400~6000MHz |
|||
I/Q変調器1 |
||||
製造中 |
ブロードバンド直交変調器、400MHz~6GHz |
|||
シングル/ダブル/トリプル・バランスド・ミキサー2 |
||||
新規設計に推奨 |
アクティブ・ミキサー、10MHz~6GHz、高IP3 |
|||
新規設計に推奨 |
アクティブ・ミキサー、100MHz~6GHz、デュアル、高IP3 |
|||
パワー・スイッチ内蔵型昇圧レギュレータ1 |
||||
製造中 |
DC-DCスイッチング・コンバータ、ステップアップ、650kHz/1.3MHz |
|||
高精度オペアンプ (Vos<1mV & TCVos<2uV/C)1 |
||||
製造中 |
オペアンプ、単電源、レールtoレール入出力 |
|||
正電圧のリニア電圧レギュレータ(LDO)3 |
||||
製造中 |
リニア・レギュレータ、150mA、超低ノイズ、CMOS |
|||
製造中 |
超低ノイズ、200mA、CMOSリニア電圧レギュレータ |
|||
新規設計には非推奨 |
レギュレータ、可変低ドロップアウト、高精度、低静止電流、500mA、anyCAP® |
|||
分周器、プリスケーラ、カウンタ1 |
||||
製造中 |
周波数プリスケーラ、4分周、4GHz~18GHz |
代替製品 1
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
製造中 |
PLL周波数シンセサイザ、6GHz、整数N |
評価用キット
評価用キット 1
EVAL-ADF4112
ADF4112評価用ボード
製品の詳細
このページには、プログラマブル・プリスケーラとチャージ・ポンプを使ったADF4112シングル、インテジャーN 3.0GHz PPLの評価に使用される評価用ボードのオーダー情報が記載されています。
この評価用ボードにはPCに接続するためのSDPコントローラ・ボードが必要です。SDPコントローラ・ボードを、USB 2.0を介してPCに接続します。評価用ボードをSDPコントローラ・ボードに接続します。評価用ボードをPCに直接接続することはできません。PCで実行されている評価用ソフトウェアは、SDPコントローラ・ボードを介して、評価用ボードと通信します。SDPコントローラ・ボードは、以下のオーダー・ガイドに記載の別売り品(EVAL-SDP-CS1Z)となります。SDPコントローラ・ボードをこれまでに購入されていない場合は、包括的な評価セットアップを確実にするため、是非ご購入ください。
資料
評価用キット1
ツールおよびシミュレーション
ツールおよびシミュレーション 2
ADIsimPLL™
ADIsimRF
最新のディスカッション