不是您想寻找的产品?
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
特性
- 超低SSB相位噪声:-148 dBc/Hz
- 单端I/O
- 输出功率: -3至-9 dBm
- 单直流电源:+3V (42 mA)
- 9 mm²超小型封装: SOT26
HMC432(E)是一款低噪声2分频静态分频器,使用InGaP GaAs HBT技术,采用超小型表面贴装SOT26塑料封装。 此器件在DC(使用方波输入)至8 GHz的输入频率下工作,使用+3V DC单电源。 单端输入和输出可减少元件数量和成本。 100 kHz偏置时的低加性SSB相位噪声为-148 dBc/Hz,有助于用户保持良好的系统噪声性能。
应用
- UNII、点对点和VSAT无线电
- 802.11a和HiperLAN WLAN
- 光纤产品
- 蜂窝/3G基础设施
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
HMC432
文档
筛查
1 应用
用户手册
1
162.22 K
应用笔记
1
产品技术资料帮助
ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。
参考资料
质量文档 4
磁带和卷轴规格 1
产品选型指南 1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
HMC432 | 6-Lead SOT-23 |
|
|
HMC432E | 6-Lead SOT-23 |
|
|
HMC432ETR | 6-Lead SOT-23 |
|
|
HMC432TR | 6-Lead SOT-23 |
|
- HMC432
- 引脚/封装图-中文版
- 6-Lead SOT-23
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- HMC432E
- 引脚/封装图-中文版
- 6-Lead SOT-23
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- HMC432ETR
- 引脚/封装图-中文版
- 6-Lead SOT-23
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- HMC432TR
- 引脚/封装图-中文版
- 6-Lead SOT-23
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
软件和型号相关生态系统
评估套件 2
EVAL-HMC432
HMC432 评估板
产品详情
本页提供评估HMC432的评估板订购信息。
设计文件链接包含用于评估板的BOM、原理图和Gerber文件。
资料
DC1075B
时钟分频器/正弦波 50Ω 至 CMOS 电平转换器
产品详情
演示电路 1075B 是与高速 ADC 结合使用的 2/4/8 分频时钟分频器。每个组件包括一个时钟分频器,和一个后随的的用于产生陡峭时钟边沿的重定时级。在功能上,DC1075B 接收一个高频正弦波,该正弦波被衰减并传入时钟分频器。然后,时钟分频器的输出被传送到一个 D 触发器重定时级。该 D 触发器由原始高频正弦波计时。这对于确保信号完整性是至关重要的。该重定时级的输出是适合用作高速 ADC 之时钟源的 CMOS 信号。
另外,该电路还是一种用于那些需使用 FPGA (其充当时钟分频器) 之设计的模型。每当进行此设计时,都需要采用 D 触发器重定时级来确保提供低抖动时钟信号。
资料