不是您想寻找的产品?
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
特性
- 1.8 V模拟电源供电
- 1.8 V CMOS或LVDS输出
- 信噪比(SNR):74.5 dBFs (70 MHz)
- 无杂散动态范围(SFDR):91 dBc (70 MHz)
- 低功耗: 每通道106 mW (125 MSPS)
- 差分模拟输入、650 MHz带宽
- 中频采样频率达200 MHz
- 欲了解更多特性,请参考数据手册
AD9648-EP支持防务和航空航天应用(AQEC标准)
- 下载AD9648-EP数据手册(pdf)
- 军用温度范围: -55℃至+125℃
- 受控制造基线
- 认证数据可应要求提供
- V62/16606 DSCC图纸号
该ADC内置多种功能特性,可使器件的灵活性达到最佳、系统成本最低,例如可编程时钟与数据对准、生成可编程数字测试码等。可获得的数字测试码包括内置固定码和伪随机码,以及通过串行端口接口(SPI)输入的用户自定义测试码。
采用一个差分时钟输入来控制所有内部转换周期。可选的占空比稳定器(DCS)用来补偿较大的时钟占空比波动,同时保持出色的ADC总体性能。
数字输出数据格式为偏移二进制、格雷码或二进制补码。每个ADC通道均有一个数据输出时钟(DCO),用来确保接收逻辑具有正确的锁存时序。支持1.8 V CMOS或LVDS输出逻辑电平。输出数据也可以多路复用到一条输出总线。
AD9648采用64引脚LFCSP封装,符合RoHS标准,额定温度范围为−40°C至+85°C工业温度范围。该产品受美国专利保护。
应用
- 通信
- 分集无线电系统
- 多模式数字接收机GSM, EDGE, W-CDMA, LTE,
CDMA2000, WiMAX, TD-SCDMA - I/Q解调系统
- 智能天线系统
- 宽带数据应用
- 电池供电仪表
- 手持式示波器
- 便携式医疗成像
- 超声
- 雷达/LIDAR
产品聚焦
- AD9648采用1.8 V单模拟电源供电,数字输出驱动器采用独立的电源供电,支持1.8 V CMOS或LVDS逻辑系列。
- 取得专利的采样保持电路在最高200 MHz的输入频率下仍保持出色的性能,而且成本低、功耗低、易于使用。
- 标准串行端口接口(SPI)支持各种产品特性和功能,例如:数据输出格式化、内部时钟分频器、关断模式、DCO/数据时序和失调调整等。
- AD9648采用64引脚LFCSP封装,符合RoHS标准,与16位ADCAD9650/AD9269/AD9268、14位ADC AD9258 、12位ADCAD9628/AD9231、10位ADC AD9608/AD9204 引脚兼容,因此采样速率为20 MSPS至125 MSPS的10位至16位转换器可轻松实现移植。
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
AD9648
文档
筛查
1 应用
数据手册
4
应用笔记
33
1559 kB
1606 kB
969 kB
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
用户手册
3
2699 kB
产品技术资料帮助
ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。
参考资料
数据手册 3
用户手册 2
应用笔记 12
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD9648BCPZ-105 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9648BCPZ-125 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9648BCPZRL7-105 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9648BCPZRL7-125 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9648TCPZ-125-EP | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9648TCPZ125EPRL7 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
- AD9648BCPZ-105
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9648BCPZ-125
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9648BCPZRL7-105
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9648BCPZRL7-125
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9648TCPZ-125-EP
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9648TCPZ125EPRL7
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
根据型号筛选
产品型号
产品生命周期
PCN
2月 1, 2024
- 24_0009
Qualification of alternative Wafer Fab for TSMC 0.18um Mixed Signal CMOS Process
AD9648BCPZ-105
量产
AD9648BCPZ-125
量产
AD9648BCPZRL7-105
量产
AD9648BCPZRL7-125
量产
6月 9, 2021
- 20_0126
Conversion of Select Sizes LFCSP Products from Punched to Sawn and Transfer of Assembly Site to ASE Korea
AD9648BCPZ-105
量产
AD9648BCPZ-125
量产
AD9648BCPZRL7-105
量产
AD9648BCPZRL7-125
量产
根据型号筛选
产品型号
产品生命周期
PCN
2月 1, 2024
- 24_0009
Qualification of alternative Wafer Fab for TSMC 0.18um Mixed Signal CMOS Process
AD9648BCPZ-105
量产
AD9648BCPZ-125
量产
AD9648BCPZRL7-105
量产
AD9648BCPZRL7-125
量产
6月 9, 2021
- 20_0126
Conversion of Select Sizes LFCSP Products from Punched to Sawn and Transfer of Assembly Site to ASE Korea
AD9648BCPZ-105
量产
AD9648BCPZ-125
量产
AD9648BCPZRL7-105
量产
AD9648BCPZRL7-125
量产
软件和型号相关生态系统
部分模型 | 产品周期 | 描述 | ||
---|---|---|---|---|
单端转差分放大器2 |
||||
推荐新设计使用 |
超低失真电流反馈型ADC驱动器 |
|||
推荐新设计使用 |
超低失真差分ADC驱动器(双通道) |
|||
全差分放大器1 |
||||
推荐新设计使用 |
2.6GHz 超低失真RF/IF差分放大器 |
|||
时钟产生器件6 |
||||
推荐新设计使用 |
1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,8路输出 |
|||
推荐新设计使用 |
1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,5路输出 |
|||
推荐新设计使用 |
1.2 GHz时钟分配IC、2路1.6 GHz输入、分频器、延迟调整、5路输出 |
|||
不推荐用于新设计 |
14路输出、低抖动时钟发生器 |
|||
推荐新设计使用 |
低抖动时钟发生器,提供14路LVPECL/LVDS/HSTL输出或29路LVCMOS输出 |
|||
不推荐用于新设计 |
6路输出、双环路时钟发生器 |
|||
时钟分配器件3 |
||||
推荐新设计使用 |
800 MHz时钟分配IC,分频器,延迟调整,三路输出 |
|||
推荐新设计使用 |
1.6 GHz时钟分配IC、分频器、延迟调整、3路输出 |
|||
推荐新设计使用 |
1.6 GHz时钟分配IC,分频器,延迟调整,两路输出 |
|||
数字控制VGA2 |
||||
过期 |
宽动态范围、高速、数字控制VGA |
|||
推荐新设计使用 |
超低失真IF双通道VGA |
找不到您所需的软件或驱动?
申请驱动/软件评估套件 2
HSC-ADC-EVALCZ
基于FPGA的数据采集套件
产品详情
HSC-ADC-EVALCZ高速转换器评估平台使用基于FPGA的缓冲存储器板,采集来自ADI高速模数转换器(ADC)评估板的数字数据块。该板通过USB端口连接到PC,并与VisualAnalog®软件配合使用来快速评估高速ADC的性能。该评估套件设置简单。所需的额外设备包括ADI高速ADC评估板、信号源和时钟源。一旦连接该套件并上电,PC便立即开始评估。
资料
软件
ZIP
29.79 M
ZIP
ZIP
EVAL-AD9648
AD9648评估板
产品详情