培训、指南和研讨会

培训、指南和研讨会 — AD9540 : 低抖动、基于DDS的时钟发生器和频率合成器

 
按产品分类或应用,访问 培训、指南和研讨会页面
在线研讨会 (2)
  • 高性能时钟: 解密抖动
    现在每个电子设备一般都有多个时钟,所以必须考虑到这些时钟的抖动性能。低抖动和低相位噪声的时钟对数字信号的处理是非常重要的。所谓时钟抖动是指时钟触发沿的随机误差,通常可以用两个或多个时钟周期之间的差值来量度,这个误差是由时钟发生器内部产生的。时钟的抖动将会影响到仪表的精确测量,在无线通信中将会引起更高的误码率和不良的通信质量,时钟的相位噪声也会引起数据误差和降低数据吞吐量。因此,欢迎大家和我们一起探讨亚皮秒抖动的时钟性能。在这次在线研讨会上,我们将详细探讨抖动和相位噪声的关系以及亚皮秒抖动和超低相位噪声的测量方法。这次在线研讨会还将会涵盖高性能时钟IC的应用考虑。ADI公司的新型ADIsimCLK时钟仿真工具的使用也将会在这次研讨会上作详细介绍。
  • Fundamentals of Frequency Synthesis, Part 2: Direct Digital Synthesis (DDS)
    This month we conclude our two-part series on frequency synthesis, with an introduction to Direct Digital Synthesis. We will give a basic review of how a direct digital synthesis system works, touching on the inner workings of the DDS engine at a relatively high level. We will also discuss the tradeoffs between PLL and DDS technology as a base choice for frequency synthesis needs.
沪ICP备09046653号
提供意见反馈 X
content here.
content here.

提供意见反馈

关闭