シグナルチェーン・デザイナーに追加

AD9644:  A/Dコンバータ、14ビット、80MSPS / 155MSPS、1.8V、デュアル、シリアル出力

製品詳細

製品状況:新規設計にお薦めします。

JESD204についての詳細情報は、www.analog.com/jesd204.を参照してください。

AD9644は、デュアル、14ビット、80MSPSまたは155MSPSのA/Dコンバータ(ADC)で、高速シリアル出力インターフェースを備えています。

AD9644は、高性能、低価格、小型、多機能が必要とされる通信アプリケーションをサポートするように設計されています。JESD204Aの高速シリアル・インターフェースは、ボード上の必要経路を削減し、通常受信用デバイスに必要とされているよりも少ないピン数を実現します。

デュアルのADCコアはマルチステージの差動パイプライン・アーキテクチャを採用し、出力誤差補正ロジックを内蔵しています。各ADCは、ユーザー選択可能な、多様な入力範囲をサポートする広帯域差動サンプル・アンド・ホールド・アナログ入力アンプを持っています。リファレンス電圧を内蔵しているためデザインが容易です。デューティ・サイクル・スタビライザは、ADCへのクロック・デューティ・サイクルの変動を補償して、優れた性能を維持します。

デフォルトでのADC出力データは、2つの外部JESD204Aシリアル出力ポートへ直接出力することができます。これらの出力はCML電圧レベルとなっています。2つのモードがサポートされており、出力のコード・データは、1つのデータ・リンクもしくは2つのデータ・リンクのどちらかで送られます。(L=1;F=4 またはL=2;F=2)それぞれの同期入力(DSYNC)はチャンネルごとに提供されます。

柔軟なパワーダウン・オプションは、必要に応じて大幅な省電力を可能にします。

セットアップと制御は、3線のSPI互換シリアル・インターフェースを介して行います。

AD9644は、48ピンLFCSPパッケージを採用し、-40℃~+85℃の標準工業用温度範囲にわたって仕様規定されています。

アプリケーション

  • 通信関連
  • ダイバーシティ無線システム
  • マルチモード・デジタル・レシーバ(3G及び4G)
    GSM、EDGE、WCDMA、LTE、CDMA2000、WiMAX、TD-SCDMA
  • I/Q復調システム
  • スマート・アンテナ・システム
  • 汎用ソフトウェア無線
  • ブロードバンド・データ・アプリケーション
  • 超音波装置

製品のハイライト

  1. 内蔵PLLは、単一のサンプリング・クロックでの使用を可能とし、PLLはADCのサンプリング・クロックをデータ・レート・クロックに対応するまでの逓倍を行います。
  2. 構成可能なJESD204A出力ブロックは、チャンネルあたり最大1.6Gbpsまでサポートし、2つの出力モードは、各ADCの専用データ・リンク、または両方のADCで共用する1つのデータ・リンクをサポートします。
  3. 独自の差動入力により、最大250MHzまでの入力周波数で優れたSNR性能を維持。
  4. 1.8V単電源で動作。
  5. 標準シリアル・インターフェース(SPI)は、製品の数々の機能、データ・フォーマット(オフセットバイナリ、2の補数またはグレー・コード)、クロック・デューティ・サイクル・スタビライザの有効化、パワーダウン、テストモード、電圧リファレンス・モード、シリアル出力構成など、をサポートします。

特長と利点

  • JESD204Aにコード化されるシリアル・デジタル出力
  • SNR=73.7dBFS@70MHz / 80MSPS
  • SNR=71.7dBFS@70HMz / 155MSPS
  • SFDR=92dBc@70MHz / 80MSPS
  • SFDR=92dBc@70MHz / 155MSPS
  • 低消費電力:80MSPSで423mW、155MSPSで567mW
  • 1.8V電源動作
  • IFサンプリング周波数:250MHzまで
  • 入力クロック分周器(1~8分周)を内蔵
  • 入力ノイズ:-148.6dBFS@AIN=180MHz、80MSPS
  • 入力ノイズ:-150.3dBFS@AIN=180MHz、155MSPS
  • ADC用プログラマブル電圧リファレンスを内蔵
  • 柔軟なアナログ入力範囲:1.4V p-p~2.1V p-p
  • ADCクロックのデューティ・サイクル・スタビライザを内蔵

    詳細はデータシートをご参照ください。

AD9644 機能ブロック図

資料

タイトル コンテンツの種類 ファイル形式
AD9644: 14-Bit, 80 MSPS/155 MSPS, 1.8 V Dual Serial Output Analog-to-Digital Converter (ADC) Data Sheet (Rev C, 01/2012) (pdf, 1082 kB)  データシート PDF
AN-1142: 高速 ADC 用プリント基板のレイアウト・テクニック  (pdf, 392 kB) アプリケーション・ノート PDF
AN-1142: Techniques for High Speed ADC PCB Layout  (pdf, 392 kB) アプリケーション・ノート PDF
AN-935: ADCトランス結合フロントエンドの設計 (Rev. 0, 09/2007)  (pdf, 674 kB) アプリケーション・ノート PDF
AN-935: Designing an ADC Transformer-Coupled Front End  (pdf, 363 kB) アプリケーション・ノート PDF
AN-878: High Speed ADC SPI Control Software  (pdf, 585 kB) アプリケーション・ノート PDF
AN-827: 共振方式によるアンプとスイッチド・キャパシタADCのインターフェース  (pdf, 351 kB) アプリケーション・ノート PDF
AN-827: A Resonant Approach to Interfacing Amplifiers to Switched-Capacitor ADCs  (pdf, 203 kB) アプリケーション・ノート PDF
AN-812:  MicroController-Based Serial Port Interface (SPI) Boot Circuit (pdf, 452,449 bytes)  (pdf, 441 kB)
This application note describes the operation of a general-purpose, microcontroller-based Serial Port Interface (SPI) boot circuit.
アプリケーション・ノート PDF
AN-808: Multicarrier CDMA2000 Feasibility  (pdf, 1535 kB)
The goal of this application note is to determine the feasibility of implementing a multicarrier CDMA2000 transceiver and what the major subsystem performances must be.
アプリケーション・ノート PDF
AN-807: Multicarrier WCDMA Feasibility  (pdf, 969 kB) アプリケーション・ノート PDF
AN-742: スイッチド・キャパシタADCの周波数領域応答  (pdf, 744 kB) アプリケーション・ノート PDF
AN-742: Frequency Domain Response of Switched-Capacitor ADCs  (pdf, 401 kB) アプリケーション・ノート PDF
AN-586: 高速A/DコンバータのためのLVDSデータ出力 (Rev. 0, 05/2002)  (pdf, 207 kB)
ADC のアプリケーションにおいて性能上の制約を最小限に抑えな がら高速データ出力を実現する方法として、LVDS(低電圧差動信 号)を使用する方法が新たに開発されました。
アプリケーション・ノート PDF
AN-586: LVDS Outputs for High Speed A/D Converters  (pdf, 207 kB)
High Speed ADCs Uses LVDS (Low-Voltage Differential Signaling) to Minimize Performance Limitations In ADC Applications When Providing High Speed Data Output
アプリケーション・ノート PDF
JESD204A Converters Reduce Power & Space in Comms Applications
The AD9644 is a low-power, high-speed 14-bit ADCs with JESD204A data converter serial interface allow designers to extend transmission lengths while improving signal integrity and simplifying printed-circuit board layout.
Videos HTML
UG-294: Evaluating the AD9644/AD9641 Analog-to-Digital Converters  (pdf, 4934 kB) ユーザー・ガイド PDF
Improve The Design Of Your Passive Wideband ADC Front-End Network
As converter technology improves, so does the demand to resolve very high intermediate frequencies (IFs) accurately at high speeds. This poses two challenges: the converter design itself and the front-end design that couples the signal content to the converter. Even if the converter itself is excellent, the front end must be able to preserve the signal quality too.
(Electronic Design, 3/26/2010)
技術関連記事 HTML
ADコンバータ/ドライバ IC ソリューション・ブリテン
ADコンバータ/ドライバ IC ソリューション・ブリテン, Volume 11, Issue 1
ソリューション・ブリテン HTML
Rarely Asked Questions...アナログ・デバイセズに寄せられた珍問/難問集 RAQ(珍問/難問集) HTML
外形寸法図のBSCとは? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
未使用ロジック入力は? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
Pwr Dissとは? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
ICの寿命や製品保証の資料は? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
デシケータ管理条件 FAQ(よくある質問) & RAQ(珍問/難問集) HTML
コンバータのアナログ部とデジタル部の分離 FAQ(よくある質問) & RAQ(珍問/難問集) HTML
使用温度の規定の見方は? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
半導体用語集 用語集 HTML

設計支援ツール、モデル、ドライバ & ソフトウェア

タイトル コンテンツの種類 ファイル形式
ADIsimADC™仮想評価ボード
ADIsimADCは、データ・コンバータの多くの重要な仕様(オフセット、ゲイン、サンプル・レート、帯域幅、ジッタ、待ち時間、ACとDCの直線性など)を使用して動作をシミュレートします。これらのモデルには、システム・レベルでコンバータの性能を検証する方法が用意されており、選択したデバイスの適用範囲を決定できます。
設計ツール&シミュレータ HTML
高速A/Dコンバータ(ADC)の評価用ボード/ソフトウェア/ビへイビア・モデル 設計ツール&シミュレータ HTML
AD9644 IBIS Model  (ibs) IBISモデル IBS

評価用キット / シンボル & フットプリント

評価ボード&キット資料と購入については、評価ボード&キットのページをご覧ください。

シンボル&フットプリントアナログ・デバイセズでは、多岐にわたるCADシステムにおいて、簡単に使用することができる、シンボルとフットプリントのデータを提供しています。

関連製品情報 & 実用回路

関連する周辺製品

Suggested Companion Products


Recommended Driver Amplifiers for the AD9644

  • For differential RF/IF, we recommend the ADL5561 or the ultra low distortion ADL5562.
Recommended VGA's for the AD9644
  • For an independent, dual channel, digitally controlled VGA, we suggest the AD8372.
  • For an ultralow distortion, IF dual channel VGA, we recommend the AD8376.
Recommended Clock Drivers for the AD9644
  • For low jitter performance and integrated VCO, we recommend the AD9520-0 and AD9522-0.
Recommended Power Solutions

  • For selecting voltage regulator products, use ADIsimPower.

Were these recommendations helpful?

Sampleサンプル&購入

価格、パッケージ、入手性

AD9644 モデル一覧
モデル パッケージ ピン数 動作
温度範囲
梱包形態,
数量
価格*(100-499) 価格*1000 pcs RoHS準拠 PCN/製造中止案内 在庫確認/
購入/サンプル
AD9644BCPZ-155 製品状況: 製造中 48 ld LFCSP (7x7x.85mm w/5.5mm Pad) 48 工業用 Tray, 260 $ 75.00 $ 63.75 Y  成分表 お知らせを受け取る 購入
AD9644BCPZ-80 製品状況: 製造中 48 ld LFCSP (7x7x.85mm w/5.5mm Pad) 48 工業用 Tray, 260 $ 49.00 $ 41.65 Y  成分表 お知らせを受け取る 購入
AD9644BCPZRL7-155 製品状況: 製造中 48 ld LFCSP (7x7x.85mm w/5.5mm Pad) 48 工業用 Reel, 750 $ 75.00 $ 63.75 Y  成分表 お知らせを受け取る 購入
AD9644BCPZRL7-80 製品状況: 製造中 48 ld LFCSP (7x7x.85mm w/5.5mm Pad) 48 工業用 Reel, 750 - $ 41.65 Y  成分表 お知らせを受け取る 購入
AD9644CCPZ-80 製品状況: 製造中 48 ld LFCSP (7x7x.85mm w/5.5mm Pad) 48 工業用 Tray, 260 $ 44.11 $ 37.50 Y  成分表 お知らせを受け取る 購入
AD9644CCPZRL7-80 製品状況: 製造中 48 ld LFCSP (7x7x.85mm w/5.5mm Pad) 48 工業用 Reel, 750 - $ 37.50 Y  成分表 お知らせを受け取る 購入
価格表の見かた

価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

AD9644 Evaluation Board
モデル 概要 価格 RoHS PCN/製造中止案内 在庫確認/
購入/サンプル
AD9644-155KITZ 製品状況: 製造中 Evaluation Board $ 900.00 Yes -
AD9644-80KITZ 製品状況: 製造中 Evaluation Board $ 900.00 Yes -

ここに表示されている価格は、1個あたりの価格です。米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

在庫確認&購入

販売代理店リストを見る
沪ICP备09046653号
この製品に対するご感想 X
content here.
content here.

この製品に対するご感想

閉じる