LT3030
Info : 新規設計に推奨
searchIcon
cartIcon

LT3030

低ドロップアウト、低ノイズのデュアル750mA/250mAマイクロパワー・リニア・レギュレータ

すべて表示 showmore-icon

Info : 新規設計に推奨 tooltip
Info : 新規設計に推奨 tooltip

質問する

modal close icon

以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。

検索

search button redirect icon

その他のサポート

サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。

ADIサポート・ページはこちら
Engineer Zone Icon

ADIコミュニティに問い合わせる。

EngineerZoneコミュニティはこちら

Tool_OpenIcon

よく聞かれる質問(FAQ)

製品モデル 14
1Ku当たりの価格 最低価格:$3.92
特長
  • 出力電流:750mA/250mA
  • 低ドロップアウト電圧:300mV
  • 低ノイズ:20μVRMS(10Hz~100kHz)
  • 低静止電流:120μA/75μA
  • 広い入力電圧範囲:1.7V~20V
  • 調整可能な出力:1.220Vのリファレンス電圧
  • シャットダウン時静止電流:<1μA
  • 10μF/3.3μFの最小出力コンデンサで安定
  • セラミック、タンタル、またはアルミ電解コンデンサで安定
  • シャットダウン・ロジックまたはUVLO機能に対応した正確なしきい値
  • 出力ごとのPWRGDフラグ
  • バッテリ逆接続保護および入出力間逆接続保護
  • フォールドバック特性の電流制限およびサーマル・シャットダウン
  • 熱特性が改善された20ピンTSSOPパッケージおよび28ピン(4mm × 5mm)QFNパッケージ
製品概要
show more Icon

LT3030は、低ノイズ、低ドロップアウトのデュアル・マイクロパワー・リニア・レギュレータです。このデバイスは、各チャネルに共通またはチャネルごとに独立した入力電源を使用して、1.7V~20Vの入力電圧範囲で動作します。出力1/出力2は、それぞれ750mA/250mAを供給し、その標準的なドロップアウト電圧は300mVです。10nFのバイパス・コンデンサを外付けすることにより、出力ノイズは10Hz~100kHzの帯域幅でわずか20μVRMSです。バッテリ駆動システムでの使用に合わせて設計されているので、静止電流が120μA/75μAと少なく、そうした用途に最適です。シャットダウン時には、静止電流は1μA未満まで減少します。シャットダウン制御はチャネルごとに独立しており、そのロジックしきい値が高精度なので、電圧ロックアウト機能に対応しています。LT3030は、出力のレギュレーション状態を示すためのPWRGDフラグをチャネルごとに内蔵しています。

LT3030は、低ESRのセラミック出力コンデンサを使用して安定性とトランジェント応答を最適化しますが、必要な最小容量はわずか10μF/3.3μFです。

内部回路は、バッテリ逆接続保護、逆電流保護、フォールドバック特性の電流制限、ヒステリシスのあるサーマル・シャットダウンの各機能を備えています。この調整可能な出力電圧デバイスは、1.220Vのリファレンス電圧を内蔵しています。LT3030は、熱特性の改善された20ピンTSSOPパッケージおよび高さの低い(4mm × 5mm × 0.75mm)28ピンQFNパッケージで供給されます。


アプリケーション

  • 汎用リニア・レギュレータ
  • バッテリ駆動システム
  • マイクロプロセッサ・コア/ロジック用電源
  • スイッチング電源のポスト・レギュレータ
  • トラッキング/シーケンシング電源

質問する

modal close icon

以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。

検索

search button redirect icon

その他のサポート

サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。

ADIサポート・ページはこちら
Engineer Zone Icon

ADIコミュニティに問い合わせる。

EngineerZoneコミュニティはこちら

Tool_OpenIcon

よく聞かれる質問(FAQ)

製品モデル 14
1Ku当たりの価格 最低価格:$3.92

利用上の注意

close icon

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

ドキュメント

アナログ・デバイセズは、最高レベルの品質と信頼性を満たす製品を供給することを常に最重要視しています。これを実現するため、製品、プロセス設計、更には製造プロセスに対しあらゆる観点から品質と信頼性のチェックを行っています。アナログ・デバイセズでは出荷製品に対する「ゼロ・ディフェクト」を常に目指しています。詳細については、アナログ・デバイセズの品質および信頼性プログラム、認証のページを参照してください。
製品モデル ピン/パッケージ図 資料 CADシンボル、フットプリント、および3Dモデル
LT3030EFE#PBF
  • HTML
  • HTML
LT3030EFE#TRPBF
  • HTML
  • HTML
LT3030EUFD#PBF
  • HTML
  • HTML
LT3030EUFD#TRPBF
  • HTML
  • HTML
LT3030HFE#PBF
  • HTML
  • HTML
LT3030HFE#TRPBF
  • HTML
  • HTML
LT3030HUFD#PBF
  • HTML
  • HTML
LT3030HUFD#TRPBF
  • HTML
  • HTML
LT3030IFE#PBF
  • HTML
  • HTML
LT3030IFE#TRPBF
  • HTML
  • HTML
LT3030IUFD#PBF
  • HTML
  • HTML
LT3030IUFD#TRPBF
  • HTML
  • HTML
LT3030MPFE#PBF
  • HTML
  • HTML
LT3030MPFE#TRPBF
  • HTML
  • HTML

モデルでフィルタ

reset

絞り込み条件をリセット

製品モデル

製品ライフサイクル

PCN

4 6, 2022

- 22_0068

Laser Top Mark for ETSSOP and TSSOP Packages Assembled in ADPG [PNG] and UTL

LT3030EFE#PBF

製造中

LT3030EFE#TRPBF

製造中

LT3030HFE#PBF

製造中

LT3030HFE#TRPBF

製造中

LT3030IFE#PBF

製造中

LT3030IFE#TRPBF

製造中

LT3030MPFE#PBF

製造中

LT3030MPFE#TRPBF

製造中

2 20, 2022

- 21_0269

Addition of Alternate Assembly Site ASE Taiwan for Select LFCSP Products

LT3030EUFD#PBF

製造中

LT3030EUFD#TRPBF

製造中

LT3030HUFD#PBF

製造中

LT3030HUFD#TRPBF

製造中

LT3030IUFD#PBF

製造中

LT3030IUFD#TRPBF

製造中

モデルでフィルタ

reset

絞り込み条件をリセット

製品モデル

製品ライフサイクル

PCN

4 6, 2022

- 22_0068

arrow down

Laser Top Mark for ETSSOP and TSSOP Packages Assembled in ADPG [PNG] and UTL

LT3030EFE#PBF

製造中

LT3030EFE#TRPBF

製造中

LT3030HFE#PBF

製造中

LT3030HFE#TRPBF

製造中

LT3030IFE#PBF

製造中

LT3030IFE#TRPBF

製造中

LT3030MPFE#PBF

製造中

LT3030MPFE#TRPBF

製造中

2 20, 2022

- 21_0269

arrow down

Addition of Alternate Assembly Site ASE Taiwan for Select LFCSP Products

LT3030EUFD#PBF

製造中

LT3030EUFD#TRPBF

製造中

LT3030HUFD#PBF

製造中

LT3030HUFD#TRPBF

製造中

LT3030IUFD#PBF

製造中

LT3030IUFD#TRPBF

製造中

ソフトウェアおよび製品のエコシステム

評価用キット 1

reference details image

DC1855A

LT3030 Demo Board | Dual, Low Noise, Micropower Linear Regulator 2.2V ≤ VIN ≤ 20V, VOUT1/VOUT2 = 1.5V/1.8V/2.5V/3.3V/5V @ 750mA/250mA

zoom

DC1855A

LT3030 Demo Board | Dual, Low Noise, Micropower Linear Regulator 2.2V ≤ VIN ≤ 20V, VOUT1/VOUT2 = 1.5V/1.8V/2.5V/3.3V/5V @ 750mA/250mA

LT3030 Demo Board | Dual, Low Noise, Micropower Linear Regulator 2.2V ≤ VIN ≤ 20V, VOUT1/VOUT2 = 1.5V/1.8V/2.5V/3.3V/5V @ 750mA/250mA

製品の詳細

Demonstration circuit 1855A is a dual, micropower, low noise and low dropout voltage linear regulator featuring the LT3030. The input voltages are independent for each channel of DC1855A and can range from 2.2V to 20V. Each channel has a jumper that sets the output voltage to either 1.5V, 1.8V, 2.5V, 3.3V, 5V or a voltage that is user-programmed by the installation of a resistor. For channel 1 and channel 2, the maximum output currents are 750mA and 250mA and the ceramic output capacitors are 22μF and 10μF respectively. The internal reference of each channel is bypassed with a 10nF capacitor for reduced output noise. Each channel has a jumper for shutdown and a terminal for PWRGD that is pulled up to the input supply. A resistor divider can be easily added that allows precise lockout at low input voltages.



ツールおよびシミュレーション 1

LTspice®は、無料で提供される強力で高速な回路シミュレータと回路図入力、波形ビューワに改善を加え、アナログ回路のシミュレーションを容易にするためのモデルを搭載しています。

 

LTspiceデモ用回路集の実行方法

ステップ1: LTSpiceをダウンロードし、インストールしてください。

ステップ2: 下のセクションのリンクをクリックし、デモ用回路をダウンロードしてください。

ステップ3: 下のリンクをクリックしてもLTSpice が自動的に開かない場合は、リンクを右クリックし、“Save Target As”(対象をファイルに保存)を選択する方法でもシミュレーションを実行できます。ファイルを保存したら、LTSpiceを起動し、"File"メニューから"Open"を選択してデモ用回路を開いてください。

リファレンス・デザイン 1

MAX 10 NEEK Dev Kit

zoomopens a dialog

MAX 10 NEEK Development Kit

MAX 10 NEEK Development Kit

Circuits from the Lab®

tooltip Info:Circuits from the Lab®

機能と利点

  • Analog Devices has worked closely with FPGA and processor manufacturers to develop verified power solutions that optimize cost, size and efficiency in high performance applications
  • Our reference designs are supported by an intuitive design tool set and IP
  • Our team can provide designs for quick prototypes that can speed time to market in the most complex applications
詳細なリファレンス・デザインを表示 external link

リファレンス・デザイン1

最近表示した製品