製品概要
機能と利点
- Lockbox™ Secure Technology: Hardware-enabled security for code and content protection.
- Blackfin Processor Core with up to 400 MHz (800 MMACS) performance
- 2 dual-channel, full-duplex synchronous serial ports supporting 8 stereo I2S channels
- 12 peripheral DMA channels supporting one- and two-dimensional data transfers
- Memory controller providing glueless connection to multiple banks of external SDRAM, SRAM, Flash, or ROM
- Connectivity: HS USB OTG, Host DMA Port, UART’s, SPORT’s, SPI and TWI.
- NAND Flash Controller with 8-Bit interface for commands, addresses and data.
- Low Processor Standby Power; ~1mA Deep Sleep, ~50uA Hibernate
- 289-ball, 12×12 mm, 0.5 mm pitch mini-BGA (Commercial temperature range 0°C to +70°C)
- Supports an embedded low power stereo CODEC for space constrained audio applications
- See datasheet for additional features
製品概要
The ADSP-BF524C offers up to 400 MHz performance and up to 800 MMACs. This processor core is supported by an advanced DMA controller supporting one-and two-dimensional DMA transfers between on-chip memory, off-chip memory, and system peripherals. The combination of the processor core speed and the DMA controller allows for efficient processing of audio, voice, video, and image data.
The ADSP-BF524C provides peripheral flexibility to complement its high performance processing. The HS USB OTG host direct memory access (HDMA) and NAND flash controller are just a few of the peripheral options on the ADSP-BF524C family—not to mention the availability of up to 48 GPIO pins.
For applications where product differentiation represents a challenge for securing market leadership, the ADSP-BF524C enables developers to provide features and benefits to augment their product offerings without compromising cost or power. The scalability of the ADSP-BF524C makes it an ideal candidate for Premium Audio Players where differentiation of features can be realized without sacrificing system cost. Where the diversity of Multimedia applications and content security are key attributes the ADSP-BF524C provides processing flexibility and Lockbox™ Secure Technology to enable users to develop freely and without bounds.
IP protection has become a necessary part of today’s embedded computing applications. The ADSP-BF524C provides a security scheme which balances flexibility and upgradeability with performance through the inclusion of a firmware-based solution including OTP (One Time Programmable) memory to enable users to implement private keys for secure access to program code.
For space constrained audio applications the ADSP-BF524C supports an embedded low power stereo audio CODEC.
製品カテゴリ
マーケット&テクノロジー
製品ライフサイクル
製造中
この製品ファミリーの1つ以上の型番が生産/供給中です。新規の設計に適していますが、より新しい代替製品を提供している場合があります。
評価キット (4)
参考資料
-
EE-112: Class Implementation in Analog C++11/14/2016
-
EE-213: Host Communication via the Asynchronous Memory Interface for Blackfin® Processors (Rev. 2)2/14/2015
-
EE-350: Seamlessly Interfacing MEMS Microphones with Blackfin Processors (Rev. 1)8/27/2010
-
• EE-350: Code Example
ZIP -
EE-335: Interfacing SD Cards with Blackfin Processors (Rev. 1)3/4/2010
-
• EE-335: Code Example
ZIP -
EE-347: Formatted Print to a UART Terminal with Blackfin® Processors (Rev. 3)2/2/2010
-
• EE-347: Code example
ZIP -
EE-339: Using External Switching Regulators with Blackfin® Processors (Rev. 1)8/18/2009
-
EE-271: Using Cache Memory on Blackfin® Processors (Rev. 2)8/18/2009
-
• EE-271: Code example
ZIP -
EE-337: Host DMA Port on ADSP-BF52x and ADSP-BF54x Blackfin® Processors (Rev. 1)5/8/2009
-
• EE-337: Code example
ZIP -
EE-301: Video Templates for Developing Multimedia Applications on Blackfin® Processors (Rev. 1)5/8/2009
-
• EE-301: Video Template Code
ZIP -
EE-312: Building Complex VDK/LwIP Applications Using Blackfin® Processors (Rev. 2)10/8/2008
-
• EE-312: Code example
ZIP -
EE-344: Using the NAND Flash Controller on Blackfin Processors (Rev. 1)10/7/2008
-
• Code example
ZIP -
EE-340: SPIによるSHARC®とBlackfin®間接続 (Rev. 1)7/11/2008
-
• EE-340: Code example (Rev 1, 07/2008)
ZIP -
EE-281: Blackfin®プロセッサのハードウェア・デザイン・チェックリスト (Rev. 2)7/7/2008
-
EE-341: Expert Pin Multiplexing Plug-in for Blackfin® Processors (Rev. 3)5/18/2008
-
• EE-341: Code Example
ZIP -
EE-326: Blackfin®プロセッサとSDRAM技術 (Rev. 2)5/18/2008
-
• EE-326: Code example (Rev 2, 12/2008)
ZIP -
EE-334: Using Blackfin® Processor Hibernate State for Low Standby Power (Rev. 1)5/17/2008
-
• EE-334: Associated ZIP File
ZIP -
EE-204: Blackfin® Processor SCCB Software Interface for Configuring I2C® Slave Devices (Rev. 2)3/26/2008
-
• EE-204: Associated Code (Rev 3, 02/2008)
ZIP -
EE-333: Interfacing Blackfin® Processors to Winbond W25X16 SPI Flash Devices (Rev. 1)3/25/2008
-
• EE-333: Associated Code
ZIP -
EE-323: Implementing Dynamically Loaded Software Modules (Rev. 1)3/8/2008
-
• EE-323: Associated Code
ZIP -
EE-330: Windows Vista Compatibility in VisualDSP++ 5.0 Development Tools (Rev. 1)8/31/2007
-
EE-185: Fast Floating-Point Arithmetic Emulation on Blackfin® Processors (Rev. 4)8/28/2007
-
• EE-185: Associated Code (Rev 4, 08/2007)
ZIP -
EE-325: Interfacing Atmel Fingerprint Sensor AT77C104B with Blackfin® Processors (Rev. 1)8/20/2007
-
• EE-325: Code Example
ZIP -
EE-324: Blackfin®プロセッサ用のシステム最適化技術 (Rev. 1)7/12/2007
-
• EE-324: Associated Code (Rev 1, 07/2007)
ZIP -
EE-175: Emulator and Evaluation Hardware Troubleshooting Guide for VisualDSP++ Users (Rev. 14)5/21/2007
-
• EE-175: Associated Files
ZIP -
EE-311: VisualDSP++® Flash Programmer API for Blackfin® Processors (Rev. 1)12/15/2006
-
• EE-311: Code Example
ZIP -
EE-307: VisualDSP++®ツールを使用したBlackfin®プロセッサのトラブルシューティングのこつ (Rev. 1)12/14/2006
-
EE-308: Estimating and Optimizing Booting Time for Blackfin® Processors (Rev. 1)12/13/2006
-
• EE-308: Associated ZIP File
ZIP -
EE-309: Power Mode Transition Times of Blackfin® Processors (Rev. 1)12/6/2006
-
EE-306: PGO Linker - A Code Layout Tool for Blackfin Processors (Rev. 1)12/5/2006
-
• EE-306: Associated File
ZIP -
EE-304: Using the Blackfin® Processor SPORT to Emulate a SPI Interface (Rev. 1)11/15/2006
-
• EE-304: Associated Source Code
ZIP -
EE-303: Using VisualDSP++® Thread-Safe Libraries with a Third-Party RTOS (Rev. 1)11/15/2006
-
EE-302: Interfacing ADSP-BF53x Blackfin® Processors to NAND FLASH Memory (Rev. 1)11/15/2006
-
EE-276: Video Framework Considerations for Image Processing on Blackfin® Processors (Rev. 1)11/8/2005
-
EE-269: A Beginner’s Guide to Ethernet 802.3 (Rev. 1)6/7/2005
-
EE-261: Understanding Jitter Requirements of PLL-Based Processors (Rev. 1)2/15/2005
-
EE-257: A Boot Compression/Decompression Algorithm for Blackfin® Processors (Rev. 1)12/16/2004
-
• EE-257 Software Code
ZIP -
EE-236: Real-Time Solutions Using Mixed-Signal Front-End Devices with the Blackfin® Processor (Rev. 1)7/21/2004
-
• EE-236 Software Code
ZIP -
EE-234: Interfacing T1/E1 Transceivers/Framers to Blackfin® Processors via the Serial Port (Rev. 1)7/21/2004
-
• Software Code and Schematics
ZIP -
EE-235: An Introduction to Scripting in VisualDSP++® (Rev. 1)5/19/2004
-
EE-183: Rational Sample Rate Conversion with Blackfin® Processors (Rev. 5)10/30/2003
-
• EE-183 Software Code
ZIP -
EE-197: ADSP-BF531/532/533 Blackfin® Processor Multi-cycle Instructions and Latencies10/8/2003
-
EE-192: Using C To Create Interrupt-Driven Systems On Blackfin® Processors5/30/2003
-
EE-68: Analog Devices JTAG Emulation Technical Reference (Rev. 10)12/20/2002
-
EE-149: Tuning C Source Code for the Blackfin® Processor Compiler12/16/2002
-
EE-128: DSP in C++: Calling Assembly Class Member Functions From C++9/18/2002
-
EE-110: A Quick Primer on ELF and DWARF File Formats5/17/2000
-
EE-104: Setting Up Streams with the VisualDSP Debugger11/5/1999
-
• EE-104 Software Code
ZIP
-
VisualDSP++® 5.0 Assembler and Preprocessor Manual (Rev. 3.4)11/15/2009
-
VisualDSP++® 5.0 C/C++ Compiler and Library Manual for Blackfin Processors (Rev. 5.4)11/13/2009
-
Documentation Errata
-
VisualDSP++® 5.0 Loader and Utilities Manual (Rev. 2.5)11/13/2009
-
Documentation Errata
-
VisualDSP++® 5.0 Device Drivers and System Services Manual for Blackfin Processors (Rev. 4.3)11/13/2009
-
Documentation Errata
-
VisualDSP++® 5.0 Licensing Guide (Rev. 1.4)11/13/2009
-
VisualDSP++® 5.0 Kernel (VDK) Users Guide (Rev. 3.5)11/13/2009
-
VisualDSP++® 5.0 Linker and Utilities Manual (Rev. 3.5)11/13/2009
-
VisualDSP++® 5.0 Users Guide (Rev. 3.0)12/9/2007
-
VisualDSP++® 5.0 Quick Installation Reference Card (Rev. 3.1)8/30/2007
-
VisualDSP++® 5.0 Getting Started Guide (Rev. 3.0)8/30/2007
-
Documentation Errata
-
VisualDSP++® 5.0 Product Release Bulletin (Rev. 3.0)8/30/2007
-
Blackfinプロセッサ・ファミリー4/7/2008
-
LOCKBOXセキュア・テクノロジ2/12/2015
ソフトウェア & システム
Software & Tools Anomaly
ミドルウェア
軽量TCP/IP(lwIP)スタック
ソフトウェア開発ツール
CrossCore® Embedded Studio
ツールおよびシミュレーション
BSDL Model File
設計リソース
アナログ・デバイセズでは、最高レベルの品質と信頼性を備えた製品を提供することに最大の力を常に注いでいます。これを実現するため、製品およびプロセスの設計のあらゆる観点で品質と信頼性のチェックを行っています。そして、それは、製造工程においても同様です。アナログ・デバイセズは常に、出荷製品の「ゼロ・ディフェクト」を目指しています。詳細についてはアナログ・デバイセズの品質および信頼性プログラム/認定証をご覧ください。
製品番号 | 材料宣誓書(MD) | 信頼性データ | ピン/パッケージ図 | CADシンボル、フットプリント & 3Dモデル |
---|---|---|---|---|
ADSP-BF524KBCZ-3C2 | 材料宣誓書(MD) | 信頼性データ | 289-Ball CSPBGA (12mm x 12mm x 1.26mm) | |
ADSP-BF524KBCZ-4C2 | 材料宣誓書(MD) | 信頼性データ | 289-Ball CSPBGA (12mm x 12mm x 1.26mm) | |
ウェハ・ファブリケーション・データ |
サポート & ディスカッション
サンプル&購入
ご注文に関するFAQ
オンライン注文や支払い方法などに関する質問については、 ご注文に関するFAQをご覧ください。
購入価格
(**) 表示されている価格と価格範囲は、少量の注文に基づくものです。
リスト価格
(*)価格は1Ku当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店. または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。
リードタイム
リードタイムに関する当社CCOからの最新のご案内をご確認ください。
サンプル請求について
上記の「サンプル注文」ボタンをクリックすると、サードパーティのADIサンプルサイトにリダイレクトされます。選択された部品は、ログイン後、当サイトのカートに引き継がれます。当サイトを利用したことがない場合は、新規にアカウントを作成してください。サンプルサイトに関するご質問は、 カスタマーサービスへお問合せ ください。
評価用ボード
表示されている価格は、1個あたりの価格です。
analog.comサイトから購入できるボードは、最大で2枚までとなります。3枚以上の購入をご希望の場合は、正規販売代理店からご購入ください。
価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。