AD9644

推荐用于新设计

14位、80 MSPS/155 MSPS、1.8V双通道串行输出ADC

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • JESD204A编码串行数字输出
  • 信噪比(SNR):73.7 dBFS(70 MHz、80 MSPS)
  • 信噪比(SNR):71.7 dBFS(70 MHz、155 MSPS)
  • 无杂散动态范围(SFDR):92 dBc(70 MHz、80 MSPS)
  • 无杂散动态范围(SFDR):92 dBc(70 MHz、155 MSPS)
  • 低功耗:423 mW (80 MSPS);567 mW (155 MSPS)
  • 1.8 V电源供电
  • 中频采样频率达250 MHz
  • 1至8整数输入时钟分频器
    输入噪声:−148.6 dBFS/Hz(180 MHz、80 MSPS)
  • 输入噪声:−150.3 dBFS/Hz(180 MHz、155 MSPS)
  • 欲了解更多特性,请参考数据手册

AD9644是一款14位双通道模数转换器(ADC),配有一个高速串行输出接口,采样速度可为80 MSPS或155 MSPS。

该器件旨在为高性能、低成本、小尺寸、多功能通信应用提供解决方案。JESD204A高速串行接口可降低电路板布线要求,并减少接收器件所需的引脚数量。

这款双通道ADC内核采用多级、差分流水线架构,并集成了输出纠错逻辑。每个ADC均具有宽带宽、差分采样保持模拟输入放大器,支持用户可选的各种输入范围。集成基准电压源可简化设计。占空比稳定器可用来补偿ADC时钟占空比的波动,使转换器保持出色的性能。

默认情况下,ADC输出数据直接路由至两个外部JESD204A串行输出端口,这些输出设置为CML电平。该器件支持两种模式,以便可以通过一条或两条数据链路发送输出编码数据。(L = 1;F = 4或L = 2;F = 2)每个通道均具有独立同步输入(DSYNC)。

需要时,灵活的掉电选项可以明显降低功耗。

设置与控制的编程利用三线式SPI兼容型串行接口来完成。

AD9644采用48引脚LFCSP封装,额定温度范围为−40°C至+85°C工业温度范围。

该产品受美国专利保护。


应用

- 通信
- 分集无线电系统
- 多模式数字接收机(3G和4G)
  GSM、EDGE、W-CDMA、LTE、
  CDMA2000、WiMAX、TD-SCDMA
- I/Q 解调系统
- 智能天线系统
- 通用软件无线电
- 宽带数据应用
- 超声设备

产品特色

1.片内PLL允许用户提供单个ADC采样时钟,数据速率时钟由PLL乘以该ADC采样时钟产生。
2.当每个ADC使用专用数据链路时,可配置的JESD204A输出模块支持每通道高达1.6 Gbps的数据速率;当两个ADC共享一条数据链路时,数据速率可高达3.2 Gbps。
3.专有差分输入在最高250 MHz的输入频率下仍保持出色的信噪比(SNR)性能。 4.采用1.8 V单电源供电。
5.标准串行端口接口(SPI)支持各种产品特性和功能,例如:数据格式化(偏移二进制、二进制补码或格雷码)、时钟DCS使能、省电模式、测试模式、基准电压模式以及串行输出配置等。

AD9644
14位、80 MSPS/155 MSPS、1.8V双通道串行输出ADC
AD9644 Functional Block Diagram
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源

找不到您所需的软件或驱动?

申请驱动/软件

硬件生态系统

部分模型 产品周期 描述
差分放大器 4
ADA4937-2 推荐用于新设计 ADA4937-2 超低失真差分模数转换器驱动器
ADA4938-2 推荐用于新设计 超低失真差分ADC驱动器(双通道)
ADL5561 推荐用于新设计 2.9 GHz超低失真射频/中频差分放大器
ADL5562 推荐用于新设计 2.6GHz 超低失真RF/IF差分放大器
可变增益放大器(VGA) 2
AD8376 推荐用于新设计 超低失真IF双通道VGA
AD8372 推荐用于新设计 41dB增益范围、1 dB步长、可编程双通道VGA
时钟IC 6
AD9510 推荐用于新设计 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,8路输出
AD9511 推荐用于新设计 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,5路输出
AD9512 推荐用于新设计 1.2 GHz时钟分配IC、2路1.6 GHz输入、分频器、延迟调整、5路输出
AD9513 推荐用于新设计 800 MHz时钟分配IC,分频器,延迟调整,三路输出
AD9514 推荐用于新设计 1.6 GHz时钟分配IC、分频器、延迟调整、3路输出
AD9515 推荐用于新设计 1.6 GHz时钟分配IC,分频器,延迟调整,两路输出
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

Virtual Eval - BETA

Virtual Eval是一款网络应用程序,可帮助设计人员评估ADC和DAC产品。 利用ADI公司服务器上的详细模型,Virtual Eval在几秒内可仿真关键部件的性能特征。 对工作条件(如输入音和外部抖动)以及器件特性(如增益或数字下变频)进行配置。 性能特征包括噪声、失真和分辨率、FFT、时序图、频率响应图等。

打开工具

S-参数 2

ADIsimRF

ADIsimRF是一款简单易用的RF信号链计算工具。可以计算和导出多达50级的信号链级联增益、噪声、失真和功耗并绘制其曲线。ADIsimRF还包括丰富的ADI射频和混合信号元件的器件模型数据库。

打开工具

Visual Analog

对于正在选择或评估高速ADC的设计工程师,VisualAnalog™是一个将一组功能强大的仿真和数据分析工具与一个用户友好的图形界面集成在一起的软件包。

打开工具

IBIS 模型 1

AD9644 Simulink ADIsimADC Model

打开工具

评估套件

eval board
EVAL-AD9644

AD9644评估板

特性和优点

  • AD9644或AD9641的全功能评估板
  • 用于设置和控制的SPI接口
  • 外部时钟、板载振荡器和AD9524时钟选项
  • 巴伦/变压器和放大器输入驱动选项
  • LDO调节器和开关电源选项
  • VisualAnalog® 和SPI控制器软件接口

产品详情

本页提供AD9644的评估板文档和订购信息。

EVAL-AD9644
AD9644评估板

最新评论

需要发起讨论吗? 没有关于 AD9644的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览