製品概要
機能と利点
- 100MHz(10ns)のSIMD SHARCプロセッサ・コア
- 600MFLOPS(32ビット浮動小数点データ)、 600MOPS(32ビット固定小数点データ)
- ADSP-21x6x SHARCプロセッサとコード互換
- IEEE準拠の32ビット浮動小数点、40ビット浮動小数点、32ビット固定小数点をサポート
- 2つの演算ユニットでのSIMD動作を含む、シング ル・サイクルでの命令実行
- 1Mビットのオンチップ・デュアル・ポートSRAM
- 14個のゼロ・オーバーヘッドDMAチャンネル
- I2S対応の4つの同期シリアル・ポート
- チャンネルごとにデータの圧縮/伸長が選択可能な、128チャンネルTDMフレーム対応のシリアル・ポート
- 外部SDRAM、SBSRAM接続をサポート
- 48ビット幅外部メモリからの100MHzシングル・サイクル命令実行
製品概要
32ビット浮動小数点プログラマブル・プロセッサ ADSP-21161Nは、SIMD SHARCアーキテクチャを ベースとしており、シングル・プロセッサおよび小規 模マルチプロセッサ・システム向けに最適化されてい ます。
ADSP-21161Nのコアは、最大100MHzの周波数で動作し、 600MFLOPSの性能があります。このコアは、12本のGPIOフラグ、 SPIポート、シリアル・ポートによってサポートされ、また、コアは外 部のSDRAMとSBSRAMをサポートします。ADSP-21161Nはオー ディオや広範な市場向けのマルチプロセッシング・アプリケーション に最適です。
製品ライフサイクル
製造中
この製品ファミリーの1つ以上の型番が生産/供給中です。新規の設計に適していますが、より新しい代替製品を提供している場合があります。
評価キット (1)
ドキュメント
アプリケーション・ノート (46)
Integrated Circuit Anomalies (1)
FAQ (1)
ソフトウェア & システム
Software & Tools Anomalies
Software Development Tools
CrossCore® Embedded Studio
ツール
設計ツール
SHARC プロセッサ ソフトウェア&ツールの一覧を掲載しております。
BSDL Model Files
Surface Mount Assembly Recommendations for Plastic Ball Grid Array (PBGA) Packages
[BSDL Revision] 1.9, [Date] 05/28/02
IBIS Models
設計リソース
ADI has always placed the highest emphasis on delivering products that meet the maximum levels of quality and reliability. We achieve this by incorporating quality and reliability checks in every scope of product and process design, and in the manufacturing process as well. "Zero defects" for shipped products is always our goal.
PCN-PDN Information
サポート & ディスカッション
ADSP-21161N Discussions
サンプル&購入
価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更 されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。