製品概要
機能と利点
- 100MHz(10ns)のSIMD SHARCプロセッサ・コア
- 600MFLOPS(32ビット浮動小数点データ)、 600MOPS(32ビット固定小数点データ)
- ADSP-21x6x SHARCプロセッサとコード互換
- IEEE準拠の32ビット浮動小数点、40ビット浮動小数点、32ビット固定小数点をサポート
- 2つの演算ユニットでのSIMD動作を含む、シング ル・サイクルでの命令実行
- 1Mビットのオンチップ・デュアル・ポートSRAM
- 14個のゼロ・オーバーヘッドDMAチャンネル
- I2S対応の4つの同期シリアル・ポート
- チャンネルごとにデータの圧縮/伸長が選択可能な、128チャンネルTDMフレーム対応のシリアル・ポート
- 外部SDRAM、SBSRAM接続をサポート
- 48ビット幅外部メモリからの100MHzシングル・サイクル命令実行
製品概要
32ビット浮動小数点プログラマブル・プロセッサ ADSP-21161Nは、SIMD SHARCアーキテクチャを ベースとしており、シングル・プロセッサおよび小規 模マルチプロセッサ・システム向けに最適化されてい ます。
ADSP-21161Nのコアは、最大100MHzの周波数で動作し、 600MFLOPSの性能があります。このコアは、12本のGPIOフラグ、 SPIポート、シリアル・ポートによってサポートされ、また、コアは外 部のSDRAMとSBSRAMをサポートします。ADSP-21161Nはオー ディオや広範な市場向けのマルチプロセッシング・アプリケーション に最適です。
製品ライフサイクル
製造中
この製品ファミリーの1つ以上の型番が生産/供給中です。新規の設計に適していますが、より新しい代替製品を提供している場合があります。
評価キット (1)
参考資料
-
EE-112: Class Implementation in Analog C++11/14/2016
-
EE-356: エミュレータ/評価ハードウェアのトラブルシューティング・ガイド CCES 対応版 (Rev. 1)10/4/2012
-
• EE-356: Associated Files (Rev 1, 09/2012)
ZIP -
EE-332: Cycle Counting and Profiling (Rev. 2)8/18/2009
-
• EE-332: Code example
ZIP -
EE-340: SPIによるSHARC®とBlackfin®間接続 (Rev. 1)7/11/2008
-
• EE-340: Code example (Rev 1, 07/2008)
ZIP -
EE-163: ADSP-21161N SHARC On-chip SDRAM Controller (Rev. 2)4/7/2008
-
EE-323: Implementing Dynamically Loaded Software Modules (Rev. 1)3/8/2008
-
• EE-323: Associated Code
ZIP -
EE-330: Windows Vista Compatibility in VisualDSP++ 5.0 Development Tools (Rev. 1)8/31/2007
-
EE-328: Migrating from ADSP-2106x/2116x to ADSP-2126x/2136x/2137x SHARC® Processors (Rev. 1)7/27/2007
-
EE-175: Emulator and Evaluation Hardware Troubleshooting Guide for VisualDSP++ Users (Rev. 14)5/21/2007
-
• EE-175: Associated Files
ZIP -
EE-56: Tips and Tricks on SHARC® EPROM and Host Boot Loader (Rev. 3)3/7/2007
-
EE-84: External Port DMA Modes of Operation for SHARC Processors (Rev. 2)3/2/2007
-
• EE-84: Code Example (Rev 2, 2/2007)
ZIP -
EE-223: In-Circuit Flash Programming on SHARC® Processors (Rev. 2)2/23/2007
-
• EE-223: Code Example (Rev 2, 02/2007)
ZIP -
EE-253: Power Bypass Decoupling of SHARC® Processors (Rev. 1)12/5/2006
-
EE-305: SHARC®プロセッサ採用システムのデザインとデバッグ (Rev. 1)11/15/2006
-
EE-278: Interfacing NAND Flash Memory with ADSP-21161 SHARC® Processors (Rev. 1)11/22/2005
-
• EE-278 Software Code
ZIP -
EE-270: Extended-Precision Fixed-Point Arithmetic on SIMD SHARC® Processors (Rev. 1)7/8/2005
-
• EE-270 Software Code
ZIP -
EE-267: Implementing In-Place FFTs on SISD and SIMD SHARC® Processors (Rev. 1)4/4/2005
-
• EE-267 Software Code
ZIP -
EE-261: Understanding Jitter Requirements of PLL-Based Processors (Rev. 1)2/15/2005
-
EE-259: Interfacing AD7865 Parallel ADCs to ADSP-21161 SHARC® Processors (Rev. 1)12/17/2004
-
• EE-259 Software Code
ZIP -
EE-202: Using the Expert Linker for Multiprocessor LDFs (Rev. 3)9/15/2004
-
• EE-202 Software Code
ZIP -
EE-241: SHARC® DSPs to TigerSHARC® Processors Code Porting Guide (Rev. 1)7/19/2004
-
• EE-241 Software Code
ZIP -
EE-219: Connecting Character LCD Panels to ADSP-21262 SHARC® DSPs (Rev. 1)12/30/2003
-
• EE-219 Software Code
ZIP -
EE-212: Connecting the AD74111 Mono Audio Codec Evaluation Board to the ADSP-21161N SHARC® EZ-KIT™ Lite Board10/24/2003
-
• EE-212 Software Code
ZIP -
EE-209: Asynchronous Host Interface on ADSP-21161N SHARC® Processors (Rev. 2)10/8/2003
-
EE-199: Link Port Booting the ADSP-21161 SHARC® DSP9/10/2003
-
• EE-199 Software Code
ZIP -
EE-194: Connecting the AD1836A Evaluation Board to the ADSP-21161N SHARC EZ-KIT Lite™6/5/2003
-
• EE-194 Software Code
ZIP -
EE-191: Implementing a Glueless UART Using The SHARC® DSP SPORTs5/21/2003
-
• EE-191 Software Code
ZIP -
EE-177: SHARC® SPI Slave Booting (Rev. 3)5/2/2003
-
• EE-177: Code Example (Rev 3, 01/2007)
ZIP -
EE-68: Analog Devices JTAG Emulation Technical Reference (Rev. 10)12/20/2002
-
EE-141: Benchmarking C Code on the ADSP-2106x and the ADSP-2116x Family of DSPs12/16/2002
-
EE-180: Using Code Overlays from ROM on the ADSP-21161N EZ-KIT Lite12/8/2002
-
• EE-180 Software Code
ZIP -
TN: Considerations for Selecting a DSP Processor ADSP-21161 vs TMS360C6711/129/26/2002
-
TN: Interfacing the ADSP-21161 SIMD SHARC DSP to the AD1836 (24-bit/96 kHz) Multichannel Codec9/26/2002
-
EE-138: Recommended Handling of Unused ADSP-21161 Pins9/18/2002
-
EE-136: Using the Programmable I/O FLAGS and IOFLAG register on the ADSP-211619/18/2002
-
• EE-136 Software Code
ZIP -
EE-134: Writing C Compatible Assembly Code Interrupt Handlers for the SHARC® Family9/18/2002
-
EE-132: Placing C Code and Data Modules in SHARC memory using VisualDSP++™9/18/2002
-
• EE-132 Software Code
ZIP -
EE-128: DSP in C++: Calling Assembly Class Member Functions From C++9/18/2002
-
EE-69: Understanding and Using Linker Description Files on SHARC Processors (Rev. 2)9/17/2002
-
• EE-69: Code Example (Rev 2, 01/2007)
ZIP -
EE-110: A Quick Primer on ELF and DWARF File Formats5/17/2000
-
EE-151: Implementing Software Data Overlays for the ADSP-21161 Using the EZ-KIT1/1/2000
-
• EE-151 Software Code
ZIP -
EE-69: リンカー記述ファイルを使いこなす1/1/2000
-
• EE-69 Software Code
-
EE-104: Setting Up Streams with the VisualDSP Debugger11/5/1999
-
• EE-104 Software Code
ZIP
-
SHARCプロセッサ・ファミリー1/23/2011
-
EZ-KIT Lite for Analog Devices ADSP-21161N SHARC Processor4/2/2008
-
Sensing, Analyzing, and Acting in the First Moments of an Earthquake1/1/2001 アナログ・ダイアログ
ソフトウェア & システム
Software & Tools Anomaly
ソフトウェア開発ツール
CrossCore® Embedded Studio
ツールおよびシミュレーション
設計ツール
SHARC プロセッサ ソフトウェア&ツールの一覧を掲載しております。
BSDL Model File
Surface Mount Assembly Recommendations for Plastic Ball Grid Array (PBGA) Packages
[BSDL Revision] 1.9, [Date] 05/28/02
IBISモデル
設計リソース
アナログ・デバイセズでは、最高レベルの品質と信頼性を備えた製品を提供することに最大の力を常に注いでいます。これを実現するため、製品およびプロセスの設計のあらゆる観点で品質と信頼性のチェックを行っています。そして、それは、製造工程においても同様です。アナログ・デバイセズは常に、出荷製品の「ゼロ・ディフェクト」を目指しています。詳細についてはアナログ・デバイセズの品質および信頼性プログラム/認定証をご覧ください。
製品番号 | 材料宣誓書(MD) | 信頼性データ | ピン/パッケージ図 | CADシンボル、フットプリント & 3Dモデル |
---|---|---|---|---|
ADSP-21161NCCAZ100 | 材料宣誓書(MD) | 信頼性データ | 225-Ball CSPBGA (17mm x 17mm) | |
ADSP-21161NKCAZ100 | 材料宣誓書(MD) | 信頼性データ | 225-Ball CSPBGA (17mm x 17mm) | |
ADSP-21161NYCAZ110 | 材料宣誓書(MD) | 信頼性データ | 225-Ball CSPBGA (17mm x 17mm) | |
ウェハ・ファブリケーション・データ |
PCN-PDN情報
以下ドロップダウンからモデルを選択しPCN/PDN通知に登録してください。過去の通知も参照できます。
サンプル&購入
ご注文に関するFAQ
オンライン注文や支払い方法などに関する質問については、 ご注文に関するFAQをご覧ください。
購入価格
(**) 表示されている価格と価格範囲は、少量の注文に基づくものです。
リスト価格
(*)価格は1Ku当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店. または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。
リードタイム
リードタイムに関する当社CCOからの最新のご案内をご確認ください。
サンプル請求について
上記の「サンプル注文」ボタンをクリックすると、サードパーティのADIサンプルサイトにリダイレクトされます。選択された部品は、ログイン後、当サイトのカートに引き継がれます。当サイトを利用したことがない場合は、新規にアカウントを作成してください。サンプルサイトに関するご質問は、 カスタマーサービスへお問合せ ください。