AD9154
新規設計に推奨D/Aコンバータ、クワッド、16ビット、2.4GSPS、TxDAC+®
- 製品モデル
- 4
- 1Ku当たりの価格
- 最低価格:$118.13
製品情報
- 最大1GSPSの入力データレートをサポート
- 独自の低スプリアス、低歪み設計
- シングル・キャリアLTE 20MHz帯域幅、ACLR=77dBc@180MHz IF
- 6キャリアGSM IMD=78dBc、600kHzキャリア間隔@180MHz IF
- SFDR=72dBc@180MHz IF、-6dBFSシングル・トーン
- 柔軟な8レーンJESD204Bインターフェース
- 複数チップの同期
- 固定遅延
- データ生成遅延の補正
- 入力信号パワー検出
- 高性能、低ノイズのPLLクロック逓倍器
- デジタル反転SINCフィルタ
- NCO使用のデジタル直交変調器
- 「ミックス・モード」ナイキスト帯域選択
- 1×、2×、4×、8×インターポレーション・フィルタが選択可能
- 低消費電力:2.11W@1.6GSPS、完全動作状態
- 露出パッド付き88ピンLFCSP
最大2.4GSPSのサンプル・レートを提供するクワッド、16ビット、高ダイナミックレンジD/Aコンバータ(DAC)のAD9154は、ベースバンド・モードでナイキスト周波数までのマルチキャリアの発生を可能にします。この製品は、ダイレクト・コンバージョン伝送アプリケーションに最適化されており、コンプレックス・デジタル変調、入力信号パワー検出器、ゲインおよびオフセット補正機能が含まれています。DAC出力は、アナログ・デバイセズの無線周波数直交変調器(AQMs)ADRF6720-27とシームレスにインターフェースできるように最適化されています。AD9154のDACはミックス・モードで2次ナイキスト領域と3次ナイキスト領域のキャリアを再生できます。シリアル・ポート・インターフェース(SPI)は、内部パラメータのプログラミング/リードバックに使われます。出力フルスケール電流は、4mA~20mAの範囲で設定できます。AD9154は88ピンLFCSPパッケージを採用しています。
製品のハイライト- 超広範囲の信号帯域幅は最新の広帯域マルチバンドのワイヤレス・アプリケーションを可能にします。
- 高度な低スプリアスおよび低歪みの設計技術により、ベースバンドから高中間周波数までの広帯域信号の高品質な合成が可能です。
- JESD204Bサブクラス1の支援により、複数チップの同期が簡素化されます。
- 12mm×12mmフットプリントの小型パッケージ・サイズ。
- ワイヤレス通信
マルチキャリアLTE、GSM基地局
広帯域リピーター
ソフトウェア定義無線 - 広帯域通信
ポイントtoポイント・マイクロ波無線 - ダイバーシティ送信、複数入力/複数出力(MIMO)
- 計測機器
- 自動テスト装置
ドキュメント
データシート 1
技術記事 1
インフォメーション 1
ビデオ 1
FPGA相互運用性レポート 1
デバイス・ドライバ 1
| 製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
|---|---|---|---|
| AD9154BCPAZ | 88-Lead LFCSP (12mm x 12mm w/ EP) | ||
| AD9154BCPAZRL | 88-Lead LFCSP (12mm x 12mm w/ EP) | ||
| AD9154BCPZ | 88-Lead LFCSP (12mm x 12mm w/ EP) | ||
| AD9154BCPZRL | 88-Lead LFCSP (12mm x 12mm w/ EP) |
| 製品モデル | 製品ライフサイクル | PCN |
|---|---|---|
|
6 26, 2023 - 23_0025 Package Outline Drawing and Data Sheet Revision for Select LFCSP Products in Amkor |
||
| AD9154BCPAZ | 製造中 | |
| AD9154BCPAZRL | 製造中 | |
| AD9154BCPZ | 製造中 | |
| AD9154BCPZRL | 製造中 | |
|
9 1, 2016 - 16_0169 AD9154 Die Revision and Data Sheet Update |
||
| AD9154BCPAZ | 製造中 | |
| AD9154BCPAZRL | 製造中 | |
| AD9154BCPZ | 製造中 | |
| AD9154BCPZRL | 製造中 | |
|
12 15, 2014 - 14_0265 AD9154 Die Revision |
||
| AD9154BCPZ | 製造中 | |
| AD9154BCPZRL | 製造中 | |
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
デバイス・ドライバ 1
評価用ソフトウェア 2
必要なソフトウェア/ドライバが見つかりませんか?
ハードウェア・エコシステム
| 製品モデル | 製品ライフサイクル | 詳細 |
|---|---|---|
| クロックIC 5 | ||
| LTC6953 | 最終販売 | 11出力を備えた、JESD204B/JESD204C対応の超低ジッタ4.5GHzクロック分配器 |
| HMC7043 | 新規設計に推奨 |
JESD204B/JESD204C 用機能付き、3.2 GHz、14 出力、高性能ファンアウト・バッファ |
| LTC6951 | 最終販売 | 超低ジッタ VCO内蔵の複数出力 クロック・シンセサイザ |
| LTC6952 | 最終販売 | 11 の出力を備えた、JESD204B/JESD204C をサポートする超低ジッタ 4.5 GHz PLL |
| HMC7044 | 新規設計に推奨 |
JESD204B / JESD204 用機能付き、3.2 GHz、14 出力、高性能ジッター減衰器 |
| ファンアウト・バッファ 1 | ||
| LTC6955 | 最終販売 | 超低ジッタ、7.5 GHz、11 出力ファンアウト・バッファ・ファミリー |
ツールおよびシミュレーション
IBISモデル 1
AD9144/AD9152/AD9154/AD9135/AD9136 AMI Model Download
ツールを開くDAC Companion Transport Layer RTL Code Generator
These command line executable tool generates a Verilog module which implements the JESD204 transmitter transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
ツールを開く
LTspice®は、無料で提供される強力で高速な回路シミュレータと回路図入力、波形ビューワに改善を加え、アナログ回路のシミュレーションを容易にするためのモデルを搭載しています。