MAX9321A

差分LVPECL/LVECL/HSTL接收器/驱动器

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 改进的MC10LVEP16代用产品(MAX9321)
  • +2.25V至+3.8V差分HSTL/LVPECL工作方式
  • -2.25V至-3.8V LVECL工作方式
  • 17mA的低电源电流
  • 20ps的器件至器件扭曲
  • 172ps的传输延迟
  • 3GHz时最小输出300mV
  • 输入开路时,输出低电平
  • >2kV的ESD保护(人体模型)
  • 用于单端输入的片上基准电压
  • 提供热增强型、底盘裸露的SO封装

MAX9321/MAX9321A是一种低扭曲、差分接收器/驱动器,设计用于时钟和数据分配。差分输入经过调整后,可以允许单端输入,只需将片上VBB电源接到一个输入端作为参考电压即可。

MAX9321/MAX9321A具有超低传输延迟(172ps)、20ps的器件至器件扭曲以及最大24mA的电源电流等特性,使其尤其适合于时钟缓冲或中继。为与差分HSTL和LVPECL信号接口,该器件工作于+2.25V至+3.8V的电源电压,能够实现在+2.5V或+3.3V标称电压系统中,进行高性能的时钟或数据分配。而对于差分LVECL工作方式,该器件工作于-2.25V至-3.8V的电源电压。

两种器件均提供节省空间的8引脚SOT23、SO和µMAX封装。

应用

  • 低抖动数据中继器
  • 精密时钟缓冲器

MAX9321A
差分LVPECL/LVECL/HSTL接收器/驱动器
MAX9321:引脚配置
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

硬件生态系统

部分模型 产品周期 描述
扇出缓冲器和分路器 5
MAX9311 量产 1:10差分LVPECL/LVECL/HSTL时钟和数据驱动器
MAX9312 量产 双路、1:5差分LVPECL/LVECL/HSTL时钟和数据驱动器
MAX9313 1:10差分LVPECL/LVECL/HSTL时钟和数据驱动器
MAX9314 双路、1:5差分LVPECL/LVECL/HSTL时钟和数据驱动器
MAX9320 量产 1:2差分LVPECL/LVECL/HSTL时钟和数据驱动器
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

IBIS 模型 1

最新评论

需要发起讨论吗? 没有关于 MAX9321A的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览