-
3052: 1:2差分LVPECL/LVECL/HSTL时钟和数据驱动器 Data Sheet (Rev. 3)1/1/1900PDF614K
概览
优势和特点
- 改进的MC10LVEP11 (MAX9320)代用产品
- +2.25V至+3.8V差分HSTL/LVPECL工作方式
- -2.25V至-3.8V LVECL工作方式
- 22mA (典型)的低电源电流
- 20ps (典型)器件至器件扭曲
- 6ps (典型)输出至输出扭曲
- 208ps (典型)的传输延迟
- 3GHz时最小输出300mV
- 输入开路时,输出为低电平
- >2kV的ESD保护(人体模型)
- 提供热增强型、底盘裸露的SO封装
产品详情
MAX9320/MAX9320A是一种低扭曲、1:2差分驱动器设计用于时钟和数据分配,由一路输入再生2路差分输出。差分输入经过调整后,可以允许单端输入,只需外加基准电压即可。
MAX9320/MAX9320A具有超低传输延迟(208ps)、20ps的器件至器件扭曲和6ps的输出至输出扭曲以及最大30mA的电源电流等特性,使其尤其适合于时钟分配。为与差分HSTL和LVPECL信号接口,该器件工作于+2.25V至+3.8V的电源电压,能够实现在+2.5V或+3.3V标称电压系统中,进行高性能的时钟或数据分配。而对于差分LVECL工作方式,该器件工作于-2.25V至-3.8V的电源电压。
MAX9320和MAX9320A的唯一区别是引脚排列不同。为简化背板与双面电路板任何一面的布线连接,提供有多种引脚排列。
这些器件提供节省空间的8引脚SOT23、µMAX®和SO封装。
应用
- 低抖动数据中继器
- 精密时钟分配
- 保护开关
产品生命周期
量产
该产品系列中至少有一个型号已量产并可供采购。该产品适合用于新设计,但也可能有更新的替代产品。
参考资料
-
MAX9320 Reliability Data1/12/2023PDF25K
-
高速数据转换器电路设计及布板指南7/13/2005
-
An Introduction to Jitter in Communications Systems3/6/2003
-
Applying HSTL Signals to PECL Input Devices2/18/2003
工具及仿真模型
IBIS模型
设计资源
ADI始终把满足您可靠性水平的产品放在首要位置。我们通过在所有产品、工艺设计和制造过程中引入高质量和可靠性检查实践这一承诺。发运的产品实现“零缺陷”始终是我们的目标。
PCN-PDN信息
样片申请及购买
订购常见问题解答
有关在线订单、付款选项等问题的答案,请参阅我们的订购常见问题解答。
立即购买报价
(**)显示的立即购买报价和报价范围基于少量订单。
报价单
(*)所列的千片报价单仅供预算参考,指美元报价(规定订量的单价,美国离岸价),如有修改,恕不另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。对于指定订量报价或交货报价,请联系当地的ADI授权代理商。对于评估板和套件的报价是指单片价格。
交付周期
请参见我们的首席客户官关于交付周期的最新沟通说明。
采样
选择上方“样片”按钮将重定向至第三方ADI样片网站。登录后,所选部件将转移到您在此网站上的购物车。如果您之前从未使用过此网站,请创建一个新帐户。有关此样片网站的任何问题,请联系SampleSupport@analog.com。