MAX9163

总线式LVDS、3.3V、单路收发器

3.3V、高速总线LVDS收发器,用于大负载、多点总线应用

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • BLVDS收发信号
  • 3.3V工作
  • 低功耗CMOS设计
  • 200Mbps数据传输速率
  • ±1V共模范围
  • ±100mV接收器灵敏度
  • 流通引脚排列
  • 接收器输入处于无驱动的开路、短路或终端匹配时,接收器输出为高
  • 8引脚SO封装

MAX9163是一款高速、总线低压差分信号(BLVDS)收发器,专门设计用于大负载、多点总线应用。MAX9163工作于3.3V单电源,引脚与DS92LV010A兼容。收发器包括一个差分BLVDS线驱动器和一个LVDS接收器。驱动器的输出与接收器的输入在内部互连,以尽可能减小总线负载。独立的使能输入端(DE, /RE)分别使能驱动器和接收器。

MAX9163驱动器输出采用电流导引结构,产生9mA (典型)的驱动电流。驱动器接收一个单端输入,转换为243mV (典型)的差分输出电平至27Ω负载,速度高达200Mbps。MAX9163接收器检测低至100mV的差分输入信号并将其转换为单端输出,速度高达200Mbps。当接收器输入处于无驱动的开路、终端匹配或短路时,接收器输入的安全失效电路设置接收器输出为高。

MAX9163提供8引脚SO封装,规定工作在-40°C至+85°C的温度范围。

应用

  • 上/下路复用器
  • 背板互连
  • 蜂窝电话基站
  • 时钟分配
  • 数字交叉连接
  • DSLAM背板
  • 网络路由器和交换机

MAX9163
总线式LVDS、3.3V、单路收发器
MAX9163:典型应用电路
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

硬件生态系统

部分模型 产品周期 描述
接口收发器和隔离器 1
MAX9164 3.3V、单路LVDS驱动器/接收器
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

IBIS 模型 1

最新评论

需要发起讨论吗? 没有关于 MAX9163的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览