概览
优势和特点
|
|
产品详情
ADSP-BF524提供高达400MHz的性能和高达800个MMACs。其处理器内核由一个高级DMA(直接存储器存取)控制器支持,这个高级DMA控制器可支持在片上存储器、片外存储器和系统外设之间进行一维和二维DMA传送。处理器内核的高速与DMA控制器相结合,可实现音频、语音、视频和图像数据的有效处理。ADSP-BF524还提供灵活的外设以配合它的高性能处理能力。HS USB OTG主机直接存储器存取(HDMA)和NAND闪存控制器只是ADSP-BF524系列产品所拥有外设选择的少数几个例子,事实上它们还具有多达48个GPIO引脚。
对于不少应用而言,产品差异化已成为保住市场领导地位所面临的一大挑战。针对这类应用,ADSP-BF524使开发者能够提供诸多特性和益处来增强增其产品而无需牺牲成本或功耗。ADSP-BF524的可扩展性使之成为优质音频播放器的理想选择,其差异化特性可以在不牺牲系统成本的情况下实现。在多媒体应用的多样性及内容安全为关键属性的场合,ADSP-BF524提供处理的灵活性和Lockbox™安全技术来使用户能够自由而无所顾忌地进行开发。
IP保护已成为当今嵌入式计算应用必不可少的一部分。通过包含基于固件的解决方案,如一次性编程(OTP)存储器,使用户能够实现安全访问程序代码的私钥,ADSP-BF524提供了一个可平衡灵活性和可升级性与性能的安全方案。
产品生命周期
量产
该产品系列中至少有一个型号已量产并可供采购。该产品适合用于新设计,但也可能有更新的替代产品。
评估套件 (4)
参考资料
-
EE-112: Class Implementation in Analog C++11/14/2016
-
EE-213: Host Communication via the Asynchronous Memory Interface for Blackfin® Processors (Rev. 2)2/14/2015
-
EE-350: Seamlessly Interfacing MEMS Microphones with Blackfin Processors (Rev. 1)8/27/2010
-
• EE-350: Code Example
ZIP -
EE-335: Interfacing SD Cards with Blackfin Processors (Rev. 1)3/4/2010
-
• EE-335: Code Example
ZIP -
EE-347: Formatted Print to a UART Terminal with Blackfin® Processors (Rev. 3)2/2/2010
-
• EE-347: Code example
ZIP -
EE-271: 高速缓冲存储器在Blackfin®处理器中的应用 (Rev. 1)9/29/2009
-
• EE-271: Code example (Rev 2, 05/2009)
ZIP -
EE-339: 采用外部开关电源为Blackfin®处理器供电 (Rev. 1)8/19/2009
-
EE-333: Blackfin®处理器与Winbond W25X16 SPI Flash设备的连接 (Rev. 1)8/19/2009
-
• EE-333: Associated Code (Rev 1, 1/2008)
ZIP -
EE-326: Blackfin®处理器与SDRAM技术 (Rev. 2)8/19/2009
-
• EE-326: Code example (Rev 2, 12/2008)
ZIP -
EE-185: Blackfin®处理器上快速浮点运算模拟 (Rev. 4)6/8/2009
-
• EE-185: Associated Code (Rev 4, 08/2007)
ZIP -
EE-307: Blackfin®处理器利用VisualDSP++®工具的调试方法 (Rev. 1)6/8/2009
-
EE-341: Blackfin®专用管脚复用插件 (Rev. 1)5/11/2009
-
• EE-341: Code example (Rev 1, 05/2008)
ZIP -
EE-340: SHARC®处理器和Blackfin®处理器的SPI 连接 (Rev. 1)5/11/2009
-
• EE-340: Code example (Rev 1, 07/2008)
ZIP -
EE-337: ADSP-BF52x 和ADSP-BF54x Blackfin®处理器上的主DMA 接口 (Rev. 1)5/11/2009
-
• EE-337: Code example (Rev 1, 05/2008)
ZIP -
EE-334: 利用Blackfin®处理器休眠状态实现待机低功耗 (Rev. 1)5/11/2009
-
• EE-334: Associated ZIP File (Rev 1, 05/05/2008)
ZIP -
EE-301: Blackfin®处理器上开发多媒体应用软件的视频模板 (Rev. 1)5/11/2009
-
• EE-301: Video Template Code (Rev 3, 04/2008)
ZIP -
EE-281: Blackfin®处理器硬件设计注意事项 (Rev. 2)5/11/2009
-
EE-175: 仿真器与EZ-KIT Lite®评估系统问题解决指南 (Rev. 10)5/11/2009
-
• EE-175: RMA forms (Rev 10, 11/2007)
ZIP -
EE-149: 调试Blackfin®处理器编译C 源代码5/11/2009
-
EE-68: JTAG 仿真技术参考 (Rev. 10)5/11/2009
-
EE-312: Building Complex VDK/LwIP Applications Using Blackfin® Processors (Rev. 2)10/8/2008
-
• EE-312: Code example
ZIP -
EE-344: Using the NAND Flash Controller on Blackfin Processors (Rev. 1)10/7/2008
-
• Code example
ZIP -
EE-204: Blackfin® Processor SCCB Software Interface for Configuring I2C® Slave Devices (Rev. 2)3/26/2008
-
• EE-204: Associated Code (Rev 3, 02/2008)
ZIP -
EE-323: Implementing Dynamically Loaded Software Modules (Rev. 1)3/8/2008
-
• EE-323: Associated Code
ZIP -
EE-330: Windows Vista Compatibility in VisualDSP++ 5.0 Development Tools (Rev. 1)8/31/2007
-
EE-325: Interfacing Atmel Fingerprint Sensor AT77C104B with Blackfin® Processors (Rev. 1)8/20/2007
-
• EE-325: Code Example
ZIP -
EE-324: System Optimization Techniques for Blackfin® Processors (Rev. 1)7/12/2007
-
• EE-324: Associated Code
ZIP -
EE-311: VisualDSP++® Flash Programmer API for Blackfin® Processors (Rev. 1)12/15/2006
-
• EE-311: Code Example
ZIP -
EE-308: Estimating and Optimizing Booting Time for Blackfin® Processors (Rev. 1)12/13/2006
-
• EE-308: Associated ZIP File
ZIP -
EE-309: Power Mode Transition Times of Blackfin® Processors (Rev. 1)12/6/2006
-
EE-306: PGO Linker - A Code Layout Tool for Blackfin Processors (Rev. 1)12/5/2006
-
• EE-306: Associated File
ZIP -
EE-304: Using the Blackfin® Processor SPORT to Emulate a SPI Interface (Rev. 1)11/15/2006
-
• EE-304: Associated Source Code
ZIP -
EE-303: Using VisualDSP++® Thread-Safe Libraries with a Third-Party RTOS (Rev. 1)11/15/2006
-
EE-302: Interfacing ADSP-BF53x Blackfin® Processors to NAND FLASH Memory (Rev. 1)11/15/2006
-
EE-276: Video Framework Considerations for Image Processing on Blackfin® Processors (Rev. 1)11/8/2005
-
EE-269: A Beginner’s Guide to Ethernet 802.3 (Rev. 1)6/7/2005
-
EE-261: Understanding Jitter Requirements of PLL-Based Processors (Rev. 1)2/15/2005
-
EE-257: A Boot Compression/Decompression Algorithm for Blackfin® Processors (Rev. 1)12/16/2004
-
• EE-257 Software Code
ZIP -
EE-236: Real-Time Solutions Using Mixed-Signal Front-End Devices with the Blackfin® Processor (Rev. 1)7/21/2004
-
• EE-236 Software Code
ZIP -
EE-234: Interfacing T1/E1 Transceivers/Framers to Blackfin® Processors via the Serial Port (Rev. 1)7/21/2004
-
• Software Code and Schematics
ZIP -
EE-235: An Introduction to Scripting in VisualDSP++® (Rev. 1)5/19/2004
-
EE-183: Rational Sample Rate Conversion with Blackfin® Processors (Rev. 5)10/30/2003
-
• EE-183 Software Code
ZIP -
EE-197: ADSP-BF531/532/533 Blackfin® Processor Multi-cycle Instructions and Latencies10/8/2003
-
EE-192: Using C To Create Interrupt-Driven Systems On Blackfin® Processors5/30/2003
-
EE-128: DSP in C++: Calling Assembly Class Member Functions From C++9/18/2002
-
EE-110: A Quick Primer on ELF and DWARF File Formats5/17/2000
-
EE-104: Setting Up Streams with the VisualDSP Debugger11/5/1999
-
• EE-104 Software Code
ZIP
-
VisualDSP++® 5.0 Assembler and Preprocessor Manual (Rev. 3.4)11/15/2009
-
VisualDSP++® 5.0 C/C++ Compiler and Library Manual for Blackfin Processors (Rev. 5.4)11/13/2009
-
Documentation Errata
-
VisualDSP++® 5.0 Loader and Utilities Manual (Rev. 2.5)11/13/2009
-
Documentation Errata
-
VisualDSP++® 5.0 Device Drivers and System Services Manual for Blackfin Processors (Rev. 4.3)11/13/2009
-
Documentation Errata
-
VisualDSP++® 5.0 Licensing Guide (Rev. 1.4)11/13/2009
-
VisualDSP++® 5.0 Kernel (VDK) Users Guide (Rev. 3.5)11/13/2009
-
VisualDSP++® 5.0 Linker and Utilities Manual (Rev. 3.5)11/13/2009
-
VisualDSP++® 5.0 Users Guide (Rev. 3.0)12/9/2007
-
VisualDSP++® 5.0 Quick Installation Reference Card (Rev. 3.1)8/30/2007
-
VisualDSP++® 5.0 Getting Started Guide (Rev. 3.0)8/30/2007
-
Documentation Errata
-
VisualDSP++® 5.0 Product Release Bulletin (Rev. 3.0)8/30/2007
-
ICE-1000/ICE-2000仿真器用户指南,修订版1.0,2014年5月6/3/2014
-
HPUSB、USB和HPPCI仿真器用户指南,修订版3.2,2012年7日11/11/2009
-
ICE-100B仿真器用户指南,修订版1.1,2012年7月11/11/2009
-
ADI公司超声无损检测解决方案12/26/2016
-
心电图(ECG)解决方案12/17/2016
-
Lockbox Secure Technology2/14/2015
软件代码及系统需求
Middleware
Lightweight TCP/IP (lwIP) Stack
软件开发工具
CrossCore® Embedded Studio
设计资源
ADI始终把满足您可靠性水平的产品放在首要位置。我们通过在所有产品、工艺设计和制造过程中引入高质量和可靠性检查实践这一承诺。发运的产品实现“零缺陷”始终是我们的目标。
Part Number | Material Declaration | Reliability Data | Pin/Package Drawing | CAD Symbols, Footprints & 3D Models |
---|---|---|---|---|
ADSP-BF524BBCZ-3A | 材料声明 | 质量和可靠性 | 208-Ball CSPBGA (17mm x 17mm x 1.75mm) | |
ADSP-BF524BBCZ-4A | 材料声明 | 质量和可靠性 | 208-Ball CSPBGA (17mm x 17mm x 1.75mm) | |
ADSP-BF524KBCZ-3 | 材料声明 | 质量和可靠性 | 289-Ball CSPBGA (12mm x 12mm x 1.26mm) | |
ADSP-BF524KBCZ-4 | 材料声明 | 质量和可靠性 | 289-Ball CSPBGA (12mm x 12mm x 1.26mm) | |
Wafer Fabrication Data |
PCN-PDN信息
Select a model from the dropdown below to subscribe to PCN/PDN notifications and view past notifications as well.
样片申请及购买
订购常见问题解答
有关在线订单、付款选项等问题的答案,请参阅我们的订购常见问题解答。
立即购买报价
(**)显示的立即购买报价和报价范围基于少量订单。
报价单
(*)所列的千片报价单仅供预算参考,指美元报价(规定订量的单价,美国离岸价),如有修改,恕不另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。对于指定订量报价或交货报价,请联系当地的ADI授权代理商。对于评估板和套件的报价是指单片价格。
交付周期
请参见我们的首席客户官关于交付周期的最新沟通说明。
采样
选择上方“样片”按钮将重定向至第三方ADI样片网站。登录后,所选部件将转移到您在此网站上的购物车。如果您之前从未使用过此网站,请创建一个新帐户。有关此样片网站的任何问题,请联系SampleSupport@analog.com。
购买评估板
所示报价为单片价格
以上评估板报价仅供人民币结算及大陆购买使用, ADI均提供正规发票,如需美金结算及其他地区购买请直接跳转至英文页面进行购买。