概览

优势和特点

  • 100 MHz (10 ns) SIMD SHARC DSP内核
  • 600 MFLOPS(32位浮点数据),600 MOPS(32位定点数据)
  • 与所有SHARC DSP代码兼容
  • 支持IEEE兼容32位浮点、40位浮点和32位定点数学运算
  • 单循环指令执行,两个计算单元均支持SIMD工作模式
  • 1Mb片内双端口SRAM
  • 2.4 Gb/s片内数据带宽
  • 14个零开销DMA通道
  • 4个同步串行端口,支持I2S
  • 串行端口支持128通道TDM帧,每个通道均支持压缩扩展选择
  • 集成SDRAM和SBSRAM外部存储器支持
  • 支持单循环100 MHz指令执行,x48位宽外部存储器

产品详情

ADSP-21161 SHARC® DSP是Super Harvard架构(SHARC)可编程DSP系列中的最新成员。该器件每秒可执行6亿次数学运算(MFLOP),使低成本SHARC DSP的性能迈上了新的台阶——其性能超过同等价位产品的三倍。就发展路线图而言,价格方面要实现1200 MFLOPS单价5美元的目标,性能上则要达到10 GFLOPS甚至更高。

Forward Concepts总裁Will Strauss表示:“SHARC系列的这个最新成员将为设计师们带来新的机会,使他们可以为客户端应用设计出高性能的数字信号处理功能,促使其他人重新考虑那些以前无法通过单芯片实现的应用。ADI公司这种务实的发展战略必然会进一步巩固其客户忠诚度。”

ADSP-21161 DSP是SHARC 32位浮点可编程DSP系列中的第二个成员,采用SIMD内核架构,针对数字信号处理性能而优化。就如所有SHARC产品一样,ADSP-21161与同系列的所有其他成员具有代码兼容性,同时支持定点和浮点数据类型。ADSP-21161以较低的价格提供了SIMD SHARC DSP的性能,是诸多价格敏感型应用理想的DSP解决方案。

最先进的开发工具

就如所有SHARC处理器一样,ADSP-21161配有全套软硬件开发工具。ADI公司提供的VisualDSP++®工具套件包括C/C++优化编译器、集成开发环境(IDE)、汇编器、链接器、分频器和周期精确级仿真器,支持C语言和汇编语言调试。仿真基于JTAG,ADI公司提供基于USB、PCI和以太网的仿真器。

SHARC DSP发展路线图

该SHARC DSP的发展路线图将沿着两条代码兼容主线展开。其一是优化高性能多处理系统,其二是优化性价比。性能是多处理应用的关键,这也是ADI计划推出10 GFLOP SHARC DSP的原因所在。片内存储器大小将与性能相匹配,利用新开发的技术使存储器容量达到前所未有的水平(64 Mb)。

路线图的另一条主线是行业领先的性价比。将来,这些SHARC DSP产品的性能将高达1200 MFLOP,单价则降至5.00美元。这是适应那些要求以消费级价格提供卓越信号处理性能的新技术的必然选择。

产品生命周期 icon-recommended 量产

该产品系列中至少有一个型号已量产并可供采购。该产品适合用于新设计,但也可能有更新的替代产品。

评估套件 (1)

文档

应用笔记 (48)

软件代码及系统需求

Software Development Tools

工具及仿真模型

BSDL模型

Designing with BGA

Surface Mount Assembly Recommendations for Plastic Ball Grid Array (PBGA) Packages

IBIS模型

ADSP-21161N R1.1 IBIS Datafile BGA Package

[IBIS Ver]2.1,[File Rev]2.3,[Date] 10/31/01

设计资源

ADI始终把满足您最高可靠性水平的产品放在首要位置。我们通过在所有产品、工艺设计和制造过程中引入高质量和可靠性检查实践这一承诺。发运的产品实现“零缺陷”始终是我们的目标。

PCN-PDN信息

样片申请及购买

电脑版网站提供样片和购买功能
返回
查询库存

这里所列出的美国报价单仅供预算参考,指美元报价(规定订量的每片美元,美国离岸价),如有修改不再另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。对于特殊批量报价,请与您当地的ADI公司办事处或代理商联络。对于评估板和套件的报价是指一个单位价格。


价格表帮助