ADRV9062

推荐用于新设计

单芯片4T4R/8T8R分离式7.2a O-RU SoC

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 总体特性
    • 兼容O-RAN的7.2× A类RU片上系统(SoC)
    • 采用ADRV9061可实现4 Tx/4 Rx/1 ORx
    • 采用ADRV9061/ADRV9062可扩展至8 Tx/8 Rx/2 ORx
    • 支持TDD和FDD操作
    • 支持NR FR1、LTE和NB-IoT空中接口
    • 支持单频段和多频段操作
    • 集成ARM Cortex-A55四核处理器,支持Linux
  • 带宽和频率
    • 可调谐RF范围:500MHz至4830MHz
    • 可调谐LO范围:600MHz至4500MHz
    • 最大Tx大信号带宽:660MHz
    • 最大Tx合成带宽:800MHz
    • 最大Rx带宽:660MHz
    • 最大ORx带宽:800MHz
    • 每根天线的最大占用带宽:400MHz
  • 时钟和同步
    • 2个集成式小数N分频RF频率合成器
    • 用于所有LO和基带时钟的多芯片相位同步
    • IEEE1588 PTP和SyncE(支持增强型O-RU)
  • 数字前端(DFE)
    • 集成式DPD引擎,针对先进的宏功率放大器进行了优化
    • 支持DPD模型切换以提升动态性能
    • 支持GaN功率放大器的电荷捕获校正
    • 集成式CFR引擎
    • 集成式PIMC
  • 低PHY和前传
    • FFT和IFFT
    • PRACH提取
    • OFDM相位补偿
    • 集成天线校准
    • 兼容O-RAN的7.2× A类eCPRI
    • 前传数据压缩
  • 接口
    • 两个前传以太网端口,支持10G或25G
    • DDR4内存接口
    • 闪存接口(QSPI/eMMC/SD卡)
    • 6个SPI端口、8个I2C端口、5个UART端口、16脉宽调制(PWM)、1G以太网
    • 集成芯片间接口,可通过拼接两个器件支持高达8T8R
    • 集成10G和25G以太网交换芯片
  • 安全性
    • 支持AES-128/AES-256加密的MACsec
    • 微型安全区提供对安全引导、安全更新和生命周期管理的集成支持
    • 省电特性
    • 符号级粒度的非连续Tx和Rx
    • 深度休眠模式

ADRV9062不是一款独立产品,需与ADRV9061配合使用才能实现8T8R配置。

ADRV9062
单芯片4T4R/8T8R分离式7.2a O-RU SoC
ADRV9062 Functional Block Diagram ADRV906x Chip Illustration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

数据手册 1

信息 1

申请保密协议

完成保密协议(NDA)后可获得完整的文件。

申请保密协议
了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源

找不到您所需的软件或驱动?

申请驱动/软件

最新评论

需要发起讨论吗? 没有关于 ADRV9062的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览