AD9255

量产

14位、125 MSPS/105 MSPS/80 MSPS、1.8 V模数转换器

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

概述

  • 信噪比(SNR):78.3 dBFS(70 MHz、125 MSPS)
  • 无杂散动态范围(SFDR):93 dBc(70 MHz、125 MSPS)
  • 低功耗:371 mW (125 MSPS)
  • 1.8 V模拟电源供电
  • 1.8 V CMOS或LVDS输出电源
  • 1至8整数输入时钟分频器
  • 中频采样频率达300 MHz
  • 小信号输入噪声:−153.4 dBm/Hz(200 Ω输入阻抗、70 MHz、125 MSPS)
  • 可选片内抖动
  • 可编程ADC内部基准电压源
  • 集成ADC采样保持输入
  • 欲了解更多特性,请参考数据手册

AD9255是一款14位、125 MSPS模数转换器(ADC),旨在支持需要高性能、低成本、小尺寸且具多功能性的通信应用。


该ADC内核采用多级差分流水线架构,集成输出纠错逻辑,在125 MSPS数据速率时可提供14位精度,并保证在整个工作温度范围内无失码。


它具有宽带宽、差分采样保持模拟输入放大器,支持用户可选的各种输入范围。该器件适用于在连续通道中切换满量程电平的多路复用系统,以及采用远超过奈奎斯特速率的频率对单通道输入进行采样。与以前的模数转换器相比,AD9255的功耗与成本均有所降低,适用于通信、仪器仪表和医疗成像等应用。


采用一个差分时钟输入来控制所有内部转换周期。占空比稳定器可用来补偿ADC时钟占空比的波动,使转换器在较宽的输入时钟占空比范围内保持出色的性能。集成基准电压源可简化设计。


ADC输出数据格式为并行1.8 V CMOS或LVDS (DDR)。数据输出时钟用来确保接收逻辑具有正确的锁存时序。


设置与控制的编程利用三线式SPI兼容型串行接口来完成。需要时,灵活的省电选项可以明显降低功耗。可选的片内扰动功能可改善低功耗模拟输入信号的无杂散动态范围(SFDR)性能。

AD9255采用48引脚无铅LFCSP封装,额定温度范围为−40°C至+85°C工业温度范围。

产品聚焦
  1. 片内扰动选项可改善低功耗模拟输入信号的无杂散动态范围(SFDR)性能。
  2. 专有差分输入在最高300 MHz的输入频率下仍保持出色的信噪比(SNR)性能。
  3. 采用1.8 V单电源供电,数字输出驱动器则采用独立电源供电,以支持1.8 V CMOS或LVDS输出。
  4. 标准串行端口接口(SPI)支持各种产品特性和功能,例如:数据格式化(偏移二进制、二进制补码或格雷码)、时钟DCS使能、省电模式、测试模式以及基准电压模式等。
  5. 与AD9265引脚兼容,可轻松转换至16位产品。

应用
  • 通信
  • 多模式数字接收机(3G)
    GSM、EDGE、W-CDMA、LTE、CDMA2000、WiMAX、TD-SCDMA
  • 智能天线系统
  • 通用软件无线电
  • 宽带数据应用
  • 超声设备


AD9255
14位、125 MSPS/105 MSPS/80 MSPS、1.8 V模数转换器
AD9255 Functional Block Diagram AD9255 Pin Configuration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

Add media to the Resources section of myAnalog, to an existing project or to a new project.

创建新项目

软件资源

找不到您所需的软件或驱动?

申请驱动/软件

硬件生态系统

部分模型 产品周期 描述
差分放大器 4
ADL5561 推荐用于新设计 2.9 GHz超低失真射频/中频差分放大器
ADL5562 推荐用于新设计 2.6GHz 超低失真RF/IF差分放大器
ADA4937-2 推荐用于新设计 ADA4937-2 超低失真差分模数转换器驱动器
ADA4938-2 推荐用于新设计 超低失真差分ADC驱动器(双通道)
可变增益放大器(VGA) 2
AD8376 推荐用于新设计 超低失真IF双通道VGA
AD8372 推荐用于新设计 41dB增益范围、1 dB步长、可编程双通道VGA
时钟IC 6
AD9510 推荐用于新设计 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,8路输出
AD9511 推荐用于新设计 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,5路输出
AD9512 推荐用于新设计 1.2 GHz时钟分配IC、2路1.6 GHz输入、分频器、延迟调整、5路输出
AD9513 推荐用于新设计 800 MHz时钟分配IC,分频器,延迟调整,三路输出
AD9514 推荐用于新设计 1.6 GHz时钟分配IC、分频器、延迟调整、3路输出
AD9515 推荐用于新设计 1.6 GHz时钟分配IC,分频器,延迟调整,两路输出
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

Virtual Eval - BETA

Virtual Eval是一款网络应用程序,可帮助设计人员评估ADC和DAC产品。 利用ADI公司服务器上的详细模型,Virtual Eval在几秒内可仿真关键部件的性能特征。 对工作条件(如输入音和外部抖动)以及器件特性(如增益或数字下变频)进行配置。 性能特征包括噪声、失真和分辨率、FFT、时序图、频率响应图等。

打开工具

ADIsimRF

ADIsimRF是一款简单易用的RF信号链计算工具。可以计算和导出多达50级的信号链级联增益、噪声、失真和功耗并绘制其曲线。ADIsimRF还包括丰富的ADI射频和混合信号元件的器件模型数据库。

打开工具

Visual Analog

对于正在选择或评估高速ADC的设计工程师,VisualAnalog™是一个将一组功能强大的仿真和数据分析工具与一个用户友好的图形界面集成在一起的软件包。

打开工具

AD9255 IBIS Models 1

S-参数 1

AD9255 Simulink ADIsimADC Model

打开工具

评估套件

eval board
HSC-ADC-EVALCZ

基于FPGA的数据采集套件

特性和优点

  • 64kB FIFO深度
  • 适用于单通道和多通道ADC
  • 与VisualAnalog®软件配合使用
  • 基于Virtex-4 FPGA
  • 可能需要适配器,才能与某些ADC评估板接口
  • 允许对SPI控制进行编程 每个通道的DDR编码速率高达644 MSPS SDR / 800MSPS
  • 每个通道的DDR编码速率

产品详情

HSC-ADC-EVALCZ高速转换器评估平台使用基于FPGA的缓冲存储器板,采集来自ADI高速模数转换器(ADC)评估板的数字数据块。该板通过USB端口连接到PC,并与VisualAnalog®软件配合使用来快速评估高速ADC的性能。该评估套件设置简单。所需的额外设备包括ADI高速ADC评估板、信号源和时钟源。一旦连接该套件并上电,PC便立即开始评估。

EVAL-AD9255

AD9255 评估板

特性和优点

  • AD9255的全功能评估板
  • 用于设置和控制的SPI接口
  • 外部、片上振荡器或AD9517时钟选项
  • 巴伦/变压器或放大器输入驱动选项
  • LDO调节器或开关电源选项
  • VisualAnalog®和SPI控制器软件接口

产品详情

本页提供AD9255的评估板文档和订购信息。

HSC-ADC-EVALCZ
基于FPGA的数据采集套件
High_Speed_ADC_evalboard_05
EVAL-AD9255
AD9255 评估板

最新评论

近期浏览