ADRV9026
Info : 推荐新设计使用
searchIcon
cartIcon

ADRV9026

带有观测路径的集成四通道RF收发器

更多 showmore-icon

Info : 推荐新设计使用 tooltip
Info : 推荐新设计使用 tooltip
产品详情
产品模型 2
特性
  • 4 个差分发射器
  • 4 个差分接收器
  • 2 个观察接收器,每个具有2路输入
  • 中心频率:75 MHz至6000 MHz
  • 最大接收器带宽:200 MHz
  • 最大发射器大信号带宽:200 MHz
  • 最大发射器频率合成带宽:450 MHz
  • 最大观测接收器带宽:450 MHz
  • 完全集成式独立小数N分频射频频率合成器
  • 完全集成式时钟频率合成器
  • 用于所有本振和基带时钟的多芯片相位同步
  • 支持TDD和FDD应用
  • 24.33 Gbps JESD204B/JESD204C数字接口
更多细节
show more Icon

ADRV9026 是一款高度集成的射频 (RF) 捷变收发器,提供四个独立控制的发射器、用于监测每个发射器通道的专用观测接收器输入、四个独立控制的接收器、集成式频率合成器和数字信号处理功能,形成了完整的收发器解决方案。该器件提供了各种蜂窝基础设施应用所需的性能,例如小型蜂窝基站无线电、 3G/4G/5G宏系统和大规模多路输入/多路输出 (MIMO) 基站。

接收器子系统包括四个具有宽动态范围的独立宽带宽直接变频接收器。四个独立发射器使用直接变频调制器,可在低功耗下实现低噪声运行。该器件还包括两个宽带宽分时观测路径接收器,每个接收器具有两路输入,用于监测发射器输出。

完整的收发器子系统包括自动和手动衰减控制、直流失调校正、正交误差校正 (QEC) 以及数字滤波功能,因此数字基带中不再需要这些功能。它还集成了模数转换器 (ADC)、数模转换器 (DAC) 和用于提供各种数字控制选项的通用输入/输出 (GPIO)接口。

为了实现高的 RF 性能水平,收发器包括了五个完全集成的锁相环 (PLL)。两个 PLL 为发射器和接收器信号路径提供低噪声和低功耗小数 N分频 RF频率合成。第三个完全集成的 PLL 支持观测接收器的独立本振 (LO) 模式。第四个 PLL 可生成转换器和数字电路所需的时钟,第五个 PLL 可为串行数据接口提供时钟。

多芯片同步机制可在多个 ADRV9026 芯片之间同步所有 LO相位 和基带时钟。集成了所有压控振荡器 (VCO) 和环路滤波器元件,并可通过数字控制接口进行调整。

串行数据接口包括四个串行器通道和四个解串器通道。该接口支持 JESD204B 和 JESD204C 标准,可在高达 16 Gbps 的数据速率下运行。该接口还支持针对更低带宽的交错模式,从而将高速数据接口通道数减少至1。支持固定和浮点数据格式。浮点格式可使内部自动增益控制 (AGC) 对解调器器件不可见。

ADRV9026 直接由 1.0 V、1.3 V 和 1.8 V 稳压器供电,并通过标准串行外设接口 (SPI) 串行端口进行控制。该器件包括全面的关断模式,以便在正常使用过程中较大限度地减小功耗。ADRV9026 采用 14 mm × 14 mm、289 引脚芯片级球栅阵列 (CSP_BGA) 封装。

应用

  • 3G/4G/5G TDD 和 FDD 大规模 MIMO、宏蜂窝和小型蜂窝基站

入门指南

请访问 ADRV9026 登录页面以下载设计文件包和软件包。设计文件包中包括评估板原理图、BOM、布局图、IBIS、BSDL 模型、JCOM 模型、材料声明以及符号和引脚尺寸图。软件包中包括 GUI 软件、API 源代码、固件和增益表。

产品模型 2

产品技术资料帮助

close icon

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

参考资料

参考资料

视频

产品型号 引脚/封装图-中文版 文档 CAD 符号,脚注和 3D模型
ADRV9026BBCZ
  • HTML
  • HTML
ADRV9026BBCZ-REEL
  • HTML
  • HTML

根据型号筛选

reset

重置过滤器

产品型号

产品生命周期

PCN

11月 30, 2020

- 20_0305

Minor Silicon and Package Laminate Changes to ADRV9026

根据型号筛选

reset

重置过滤器

产品型号

产品生命周期

PCN

11月 30, 2020

- 20_0305

arrow down

Minor Silicon and Package Laminate Changes to ADRV9026

软件和型号相关生态系统

软件和型号相关生态系统

评估

评估套件 2

reference details image

ADS9-V2EBZ

ADS9-V2EBZ 评估板

zoom

ADS9-V2EBZ

ADS9-V2EBZ 评估板

ADS9-V2EBZ 评估板

特性和优点

Xilinx Kintex Ultrascale+ XCKU15P-2FFVE1517E FPGA。

  • 一 (1) 个 FMC+ 连接器。
  • (20) 个 28 Gbps 收发器,由一 (1) 个 FMC+ 连接器提供支持
  • HMC DRAM
  • 简单 USB 3.0 端口接口。
  • 随附两张微型 SD 卡,“TRX”用于 ADRV9026 评估板,“HSX”用于 MxFE™ 评估板。

产品详情

当连接到指定的 ADI 公司高速转换器评估板时,ADS9-V2EBZ 可作为数据采集/发射板。ADS9-V2EBZ 上的 FPGA 旨在支持较高速度的 JESD204B/C 数据转换器,可用作高速 ADC 的数据接收器,也可用作高速 DAC 的发射器。
reference details image

EVAL-ADRV9026/ADRV9029

ADRV9026和ADRV9029评估板

zoom

EVAL-ADRV9026/ADRV9029

ADRV9026和ADRV9029评估板

ADRV9026和ADRV9029评估板

特性和优点

  • 用于评估的完整ADRV9026无线电卡
    • ADRV9026-HB/PCBZ,适用于2.8GHz至6GHz频段
    • ADRV9026-MB/PCBZ,适用于650MHz至2.8GHz频段
    • ADRV9026-LB/PCBZ,适用于75MHz至1000MHz频段
  • 用于评估的完整ADRV9029无线电卡
    • ADRV9029-HB/PCBZ(集成DPD和CFR),适用于2.8GHz至6GHz频段
    • ADRV9029-MB/PCBZ(集成DPD和CFR),适用于650MHz至2.8GHz频段
  • 4x4宽带RF收发器平台,工作频率范围650MHz至6GHz
  • 独立的电源子卡提供了高效率电源解决方案参考设计
  • 通过FMC连接器连接FPGA母板ADS9-V2EBZ
  • 包括原理图、布局、BOM、API和评估软件

产品详情

ADRV9029和ADRV9026无线电卡设计用于展示ADRV9026(四通道宽带RF收发器)和ADRV9029(集成DPD和CFR的四通道宽带RF收发器)。无线电卡提供一个4x4收发器平台用于器件评估。无线电卡工作所需的全部外设包括一个独立的高效率电源电路板和一个高性能时钟解决方案,它们均已安装在无线电板上。通过FMC连接器将其中一个无线电卡与FPGA主板ADS9-V2EBZ连接,形成ADRV9026和ADRV9029的完整评估平台。ADRV9026评估套件可用于评估ADRV9010的性能。

工具和仿真

工具及仿真模型 2

最新评论

最新评论

需要发起讨论吗? 没有关于 adrv9026的相关讨论?是否需要发起讨论?
在论坛上发起讨论

最新浏览