製品概要
機能と利点
- 最大600MHz(1200MMACS)の性能を持つBlackfin®プロセッサ・コア
- Lockbox™技術のハードウェアに対応するセキュリティでコードを保護
- 2つの独立したDMAコントローラ
- 接続性:高速USB OTG、UART、SPORT、SPI、TWI、CAN
- ヒューマン・インターフェース:32ビットのアップ / ダウン・カウンタ / サムホイール・インターフェース、8×8のキーパッド・インターフェース
- 拡張:SD/SDIOおよびATAPI-6コントローラ
- マルチメディア:Pixel Compositorハードウェア・アクセラレータを備えた8/16ビットのパラレル・ペリフェラル・コントローラ
- 同期インターフェースによりDDR / モバイルDDR接続を実現
- 非同期メモリ・インターフェースによりSRAM、EEPROM、NAND/NOR、フラッシュ接続を実現
製品概要
ADSP-BF542は、システム性能とコストが重要な要素である統合マルチメディア・アプリケーションのニーズに応えるように特に設計されました。マルチメディア、ヒューマン・インターフェース、接続ペリフェラルを統合し、さらにシステム帯域幅とオンチップ・メモリを増やすことにより、きわめて要求の厳しいアプリケーションを設計するためのプラットフォームを提供します。今日の組込みアプリケーションにはIP保護が要求されます。ADSP-BF54xは、OTPメモリなどのファームウェアベースのソリューションを組み込むことでユーザがプログラム・コードに安全にアクセスするためのプライベート・キーを実装できるようにし、柔軟性およびアップグレード性と性能とを両立させるセキュリティ・スキームを提供します。
ADSP-BF542は、その高性能な処理を補完するペリフェラルの柔軟性を提供します。これらの豊富なシステム・レベル・ペリフェラルは、複数の規格が普及し、システム性能が要求される工業用マルチメディアのアプリケーションに最適です。
ヒューマン・インターフェース機能に関しては、ADSP-BF542が提供する32ビットのアップ/ ダウン・カウンタによって、一般には工業用ドライブや手動サムホイールから放出される2ビットの直交コードや2進コードを検出できます。8×8のキーパッド・インターフェースも含まれています。
接続性を強化するため、複数のオンチップSPORT、SPI、UART、TWI、CANインターフェースによって提供される標準のシリアル接続と集積PHY付き高速USB 2.0オン・ザ・ゴー(HS USB OTG)を統合することにより、民生品 / コミュニケーション製品などの複数の外部デバイス、Bluetooth、およびその他のアプリケーション固有のインターフェースに対してグルーレスなインターフェースを提供します。このレベルの統合は、統合マルチメディア・アプリケーションにおける、変化の激しい新製品、新規格に最適です。
ハードディスク・ドライブ、CD/DVDドライブ、NANDフラッシュ製品などの記憶媒体に外部インターフェースするために、ADSP-BF542は、SD/SDIOコントローラ、ATAPI-6コントローラ、8/16ビットのNANDフラッシュ・コントローラを実装しました。
ADSP-BF542では多くのマルチメディア機能も強化されているため、ハードウェア統合を通じてプロセッサMIPSを取り除き、LCD機能を拡張し、顧客での開発時間を短縮できます。オーバーレイ、色温度変換、アルファ・ブレンディングを実行するために、ハードウェア・アクセラレータ・ブロックであるPixel Compositorが開発されました。このブロックにより、ソフトウェアのRGB-YUV色温度変換とアルファ・ブレンディングに伴うプロセッサ・コアのオーバーヘッドが大幅に減少します。
製品ライフサイクル
製造中
この製品ファミリーの1つ以上の型番が生産/供給中です。新規の設計に適していますが、より新しい代替製品を提供している場合があります。
評価キット (3)
参考資料
-
EE-112: Class Implementation in Analog C++11/14/2016PDF31 K
-
EE-213: Host Communication via the Asynchronous Memory Interface for Blackfin® Processors (Rev. 2)2/14/2015PDF134 kB
-
EE-350: Seamlessly Interfacing MEMS Microphones with Blackfin Processors (Rev. 1)8/27/2010PDF701 kB
-
• EE-350: Code Example
ZIP -
EE-335: Interfacing SD Cards with Blackfin Processors (Rev. 1)3/4/2010PDF2666 kB
-
• EE-335: Code Example
ZIP -
EE-347: Formatted Print to a UART Terminal with Blackfin® Processors (Rev. 3)2/2/2010PDF112 kB
-
• EE-347: Code example
ZIP -
EE-339: Using External Switching Regulators with Blackfin® Processors (Rev. 1)8/18/2009PDF163 kB
-
EE-331: UART Enhancements on ADSP-BF54x Blackfin® Processors (Rev. 1)8/18/2009PDF81 kB
-
EE-271: Using Cache Memory on Blackfin® Processors (Rev. 2)8/18/2009PDF1634 kB
-
• EE-271: Code example
ZIP -
EE-337: Host DMA Port on ADSP-BF52x and ADSP-BF54x Blackfin® Processors (Rev. 1)5/8/2009PDF614 kB
-
• EE-337: Code example
ZIP -
EE-336: Putting ADSP-BF54x Blackfin® Processor Booting into Practice (Rev. 1)5/8/2009PDF151 kB
-
• EE-336: Code example
ZIP -
EE-301: Video Templates for Developing Multimedia Applications on Blackfin® Processors (Rev. 1)5/8/2009PDF175 kB
-
• EE-301: Video Template Code
ZIP -
EE-312: Building Complex VDK/LwIP Applications Using Blackfin® Processors (Rev. 2)10/8/2008PDF162 kB
-
• EE-312: Code example
ZIP -
EE-344: Using the NAND Flash Controller on Blackfin Processors (Rev. 1)10/7/2008PDF2531 kB
-
• Code example
ZIP -
EE-340: SPIによるSHARC®とBlackfin®間接続 (Rev. 1)7/11/2008PDF682 kB
-
• EE-340: Code example (Rev 1, 07/2008)
ZIP -
EE-281: Blackfin®プロセッサのハードウェア・デザイン・チェックリスト (Rev. 2)7/7/2008PDF208 kB
-
EE-341: Expert Pin Multiplexing Plug-in for Blackfin® Processors (Rev. 3)5/18/2008PDF253 kB
-
• EE-341: Code Example
ZIP -
EE-326: Blackfin®プロセッサとSDRAM技術 (Rev. 2)5/18/2008PDF1249 kB
-
• EE-326: Code example (Rev 2, 12/2008)
ZIP -
EE-334: Using Blackfin® Processor Hibernate State for Low Standby Power (Rev. 1)5/17/2008PDF904 kB
-
• EE-334: Associated ZIP File
ZIP -
EE-204: Blackfin® Processor SCCB Software Interface for Configuring I2C® Slave Devices (Rev. 2)3/26/2008PDF355 kB
-
• EE-204: Associated Code (Rev 3, 02/2008)
ZIP -
EE-333: Interfacing Blackfin® Processors to Winbond W25X16 SPI Flash Devices (Rev. 1)3/25/2008PDF229 kB
-
• EE-333: Associated Code
ZIP -
EE-323: Implementing Dynamically Loaded Software Modules (Rev. 1)3/8/2008PDF0
-
• EE-323: Associated Code
ZIP -
EE-330: Windows Vista Compatibility in VisualDSP++ 5.0 Development Tools (Rev. 1)8/31/2007PDF276 kB
-
EE-185: Fast Floating-Point Arithmetic Emulation on Blackfin® Processors (Rev. 4)8/28/2007PDF119 kB
-
• EE-185: Associated Code (Rev 4, 08/2007)
ZIP -
EE-325: Interfacing Atmel Fingerprint Sensor AT77C104B with Blackfin® Processors (Rev. 1)8/20/2007PDF2072 kB
-
• EE-325: Code Example
ZIP -
EE-324: Blackfin®プロセッサ用のシステム最適化技術 (Rev. 1)7/12/2007PDF379 kB
-
• EE-324: Associated Code (Rev 1, 07/2007)
ZIP -
EE-294: Energy-Aware Programming on Blackfin Processors (Rev. 1)6/27/2007PDF102 kB
-
EE-175: Emulator and Evaluation Hardware Troubleshooting Guide for VisualDSP++ Users (Rev. 14)5/21/2007PDF183 kB
-
• EE-175: Associated Files
ZIP -
EE-311: VisualDSP++® Flash Programmer API for Blackfin® Processors (Rev. 1)12/15/2006PDF0 kB
-
• EE-311: Code Example
ZIP -
EE-307: VisualDSP++®ツールを使用したBlackfin®プロセッサのトラブルシューティングのこつ (Rev. 1)12/14/2006PDF366 kB
-
EE-308: Estimating and Optimizing Booting Time for Blackfin® Processors (Rev. 1)12/13/2006PDF403 kB
-
• EE-308: Associated ZIP File
ZIP -
EE-309: Power Mode Transition Times of Blackfin® Processors (Rev. 1)12/6/2006PDF458 kB
-
EE-306: PGO Linker - A Code Layout Tool for Blackfin Processors (Rev. 1)12/5/2006PDF65 kB
-
• EE-306: Associated File
ZIP -
EE-304: Using the Blackfin® Processor SPORT to Emulate a SPI Interface (Rev. 1)11/15/2006PDF194 kB
-
• EE-304: Associated Source Code
ZIP -
EE-303: Using VisualDSP++® Thread-Safe Libraries with a Third-Party RTOS (Rev. 1)11/15/2006PDF56 kB
-
EE-302: Interfacing ADSP-BF53x Blackfin® Processors to NAND FLASH Memory (Rev. 1)11/15/2006PDF152 kB
-
EE-276: Video Framework Considerations for Image Processing on Blackfin® Processors (Rev. 1)11/8/2005PDF77 kB
-
EE-269: A Beginner’s Guide to Ethernet 802.3 (Rev. 1)6/7/2005PDF447 kB
-
EE-261: Understanding Jitter Requirements of PLL-Based Processors (Rev. 1)2/15/2005PDF90 kB
-
EE-257: A Boot Compression/Decompression Algorithm for Blackfin® Processors (Rev. 1)12/16/2004PDF178 kB
-
• EE-257 Software Code
ZIP -
EE-236: Real-Time Solutions Using Mixed-Signal Front-End Devices with the Blackfin® Processor (Rev. 1)7/21/2004PDF149 kB
-
• EE-236 Software Code
ZIP -
EE-234: Interfacing T1/E1 Transceivers/Framers to Blackfin® Processors via the Serial Port (Rev. 1)7/21/2004PDF245 kB
-
• Software Code and Schematics
ZIP -
EE-235: An Introduction to Scripting in VisualDSP++® (Rev. 1)5/19/2004PDF342 kB
-
EE-183: Rational Sample Rate Conversion with Blackfin® Processors (Rev. 5)10/30/2003PDF231 kB
-
• EE-183 Software Code
ZIP -
EE-197: ADSP-BF531/532/533 Blackfin® Processor Multi-cycle Instructions and Latencies10/8/2003PDF282 kB
-
EE-192: Using C To Create Interrupt-Driven Systems On Blackfin® Processors5/30/2003PDF115 kB
-
EE-68: Analog Devices JTAG Emulation Technical Reference (Rev. 10)12/20/2002PDF293 kB
-
EE-149: Tuning C Source Code for the Blackfin® Processor Compiler12/16/2002PDF72 kB
-
AN-336: Application Notes10/15/2002
-
• AN-336A: Image Compression: Spelling Out the Options
PDF -
• AN-336B: JPEG Compression
PDF -
EE-128: DSP in C++: Calling Assembly Class Member Functions From C++9/18/2002PDF172 kB
-
EE-110: A Quick Primer on ELF and DWARF File Formats5/17/2000PDF19 kB
-
EE-104: Setting Up Streams with the VisualDSP Debugger11/5/1999PDF120 kB
-
• EE-104 Software Code
ZIP
-
Blackfin®/SHARC® USB EZ-Extender® Manual (Rev. 1.1)5/7/2009PDF359 kB
-
Blackfin® Landscape LCD EZ-Extender® Manual (Rev. 1.1)9/8/2008PDF265 kB
-
Blackfin Processors: Manuals11/12/2015
-
ADSP-BF54x Blackfin® Processor Hardware Reference (Rev. 1.2)8/31/2010PDF32400 kB
-
Documentation Errata
-
ADSP-BF5xx/ADSP-BF60x Blackfin® Processor Programming Reference (Rev. 2.2)7/18/2006PDF20321 kB
-
Documentation Errata
-
VisualDSP++® 5.0 Assembler and Preprocessor Manual (Rev. 3.4)11/15/2009PDF3197 kB
-
VisualDSP++® 5.0 C/C++ Compiler and Library Manual for Blackfin Processors (Rev. 5.4)11/13/2009PDF3852 kB
-
Documentation Errata
-
VisualDSP++® 5.0 Loader and Utilities Manual (Rev. 2.5)11/13/2009PDF2246 kB
-
Documentation Errata
-
VisualDSP++® 5.0 Device Drivers and System Services Manual for Blackfin Processors (Rev. 4.3)11/13/2009PDF2484 kB
-
Documentation Errata
-
VisualDSP++® 5.0 Licensing Guide (Rev. 1.4)11/13/2009PDF392 kB
-
VisualDSP++® 5.0 Kernel (VDK) Users Guide (Rev. 3.5)11/13/2009PDF2401 kB
-
VisualDSP++® 5.0 Linker and Utilities Manual (Rev. 3.5)11/13/2009PDF2290 kB
-
VisualDSP++® 5.0 Users Guide (Rev. 3.0)12/9/2007PDF2738 kB
-
VisualDSP++® 5.0 Quick Installation Reference Card (Rev. 3.1)8/30/2007PDF91 kB
-
VisualDSP++® 5.0 Getting Started Guide (Rev. 3.0)8/30/2007PDF2035 kB
-
Documentation Errata
-
VisualDSP++® 5.0 Product Release Bulletin (Rev. 3.0)8/30/2007PDF774 kB
-
ICE-1000/ICE-2000 Emulator User’s Guide (Rev. 1.2)6/3/2014PDF321 kB
-
HPUSB, USB, and HPPCI Emulator User’s Guide (Rev. 3.2)11/11/2009PDF746 kB
-
ICE-100B Emulator User’s Guide (Rev. 1.1)11/11/2009PDF348 kB
-
Blackfinプロセッサ・ファミリー4/7/2008PDF2098 kB
-
ADSP-BF542 High Performance Convergent Multimedia Blackfin Processor3/8/2008PDF624 kB
-
LOCKBOXセキュア・テクノロジ2/12/2015
-
ADI Complementary Parts Guide - Supervisory Devices and DSP Processors2/12/2015PDF93 K
-
デノンがCD/HDDシステムにBlackfin®を採用1/1/2000
-
コルグ社がBlackfin®プロセッサを搭載したスタジオ級のプロ用オーディオ・レコーダを提供1/1/2000
-
ClearSignal – Auto™3/3/2022
ソフトウェア & システム
Software & Tools Anomalies
Middleware
軽量TCP/IP(lwIP)スタック
Software Development Tools
CrossCore® Embedded Studio
ツールおよびシミュレーション
設計リソース
アナログ・デバイセズでは、最高レベルの品質と信頼性を備えた製品を提供することに最大の力を常に注いでいます。これを実現するため、製品およびプロセスの設計のあらゆる観点で品質と信頼性のチェックを行っています。そして、それは、製造工程においても同様です。アナログ・デバイセズは常に、出荷製品の「ゼロ・ディフェクト」を目指しています。詳細についてはアナログ・デバイセズの品質および信頼性プログラム/認定証をご覧ください。
製品番号 | 材料宣誓書(MD) | 信頼性データ | ピン/パッケージ図 | CADシンボル、フットプリント & 3Dモデル |
---|---|---|---|---|
ADSP-BF542BBCZ-4A | 材料宣誓書(MD) | 信頼性データ | 400-Ball CSPBGA (17mm x 17mm x 1.7mm) | |
ADSP-BF542BBCZ-5A | 材料宣誓書(MD) | 信頼性データ | 400-Ball CSPBGA (17mm x 17mm x 1.7mm) | |
ADSP-BF542KBCZ-6A | 材料宣誓書(MD) | 信頼性データ | 400-Ball CSPBGA (17mm x 17mm x 1.7mm) | |
ADSP-BF542MBBCZ-5M | 材料宣誓書(MD) | 信頼性データ | 400-Ball CSPBGA (17mm x 17mm x 1.7mm) | |
ウェハ・ファブリケーション・データ |
PCN-PDN情報
以下ドロップダウンからモデルを選択しPCN/PDN通知に登録してください。過去の通知も参照できます。
サポート & ディスカッション
ADSP-BF542 Discussions
サンプル&購入
ご注文に関するFAQ
オンライン注文や支払い方法などに関する質問については、 ご注文に関するFAQをご覧ください。
購入価格
(**) 表示されている価格と価格範囲は、少量の注文に基づくものです。
リスト価格
(*)価格は1Ku当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店. または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。
リードタイム
リードタイムに関する当社CCOからの最新のご案内をご確認ください。
サンプル請求について
上記の「サンプル注文」ボタンをクリックすると、サードパーティのADIサンプルサイトにリダイレクトされます。選択された部品は、ログイン後、当サイトのカートに引き継がれます。当サイトを利用したことがない場合は、新規にアカウントを作成してください。サンプルサイトに関するご質問は、 カスタマーサービスへお問合せ ください。
評価用ボード
表示されている価格は、1個あたりの価格です。
analog.comサイトから購入できるボードは、最大で2枚までとなります。3枚以上の購入をご希望の場合は、正規販売代理店からご購入ください。
価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。